-
公开(公告)号:CN103999058B
公开(公告)日:2017-02-22
申请号:CN201280062020.0
申请日:2012-11-20
Applicant: 国际商业机器公司
CPC classification number: G06F17/30424 , G06F3/0611 , G06F3/0656 , G06F3/0659 , G06F3/0686 , G06F12/0804 , G06F12/0871 , G06F12/123 , G06F17/30091 , G06F2212/213 , G06F2212/282
Abstract: 本发明提出一种带驱动器系统服务器,其包含:-非易失性内存,其用作用于储存数据文件的高速缓存(106),该高速缓存的至少部分包含使用先进先出策略管理来管理的第一区域(40)及使用最近最少使用策略管理来管理的第二区域系统(104)上的数据文件交互;-接口,其用于允许一个或多个远程系统(110、120)读取及写入储存于储存构件和/或该高速缓存上的数据;其中该服务器被配置为:-自该一个或多个远程系统接收将一个或多个数据文件写入至该带驱动器系统及该高速缓存的一个或多个写入请求;-解译与由该一个或多个远程系统指示以写入至该带驱动器系统及该高速缓存的数据文件相关联的属性;且-根据所述经解译的属性储存由所述远程系统指示以写入的数据文件。(42);-文件系统接口,其用于与储存于带驱动器
-
公开(公告)号:CN104253140A
公开(公告)日:2014-12-31
申请号:CN201410301245.8
申请日:2014-06-27
Applicant: 国际商业机器公司
Inventor: A·塞巴斯蒂安 , D·克雷布斯 , E·S·伊莱夫舍利欧
CPC classification number: G11C13/0011 , G11C11/5614 , G11C11/5685 , G11C13/0002 , G11C13/0007 , G11C13/0069 , G11C2213/18 , G11C2213/35 , G11C2213/52 , H01L27/2463 , H01L45/08 , H01L45/085 , H01L45/12 , H01L45/1226 , H01L45/1233 , H01L45/124 , H01L45/1253 , H01L45/16
Abstract: 提供了电阻型随机存取存储器单元(10、20、80、90、110)来以多个可编程单元状态存储信息。电绝缘基质(11、21、81、91、111)位于第一电极和第二电极(12、13、92、112、113)之间,以使得在向电极施加写电压时,可以在基质内形成在电极之间的方向上延伸的电传导路径(14、24、82、114)。可编程单元状态与基质中的传导路径的各配置相对应。电传导组件(15、22、83、94、117、118)在电极之间的方向上延伸并接触绝缘基质。布置为如下:在任何单元状态中,所述组件针对由读电压产生的单元电流而呈现的电阻至少约为所述传导路径的电阻,并且至多约为所述绝缘基质的电阻,所述读电压被施加于电极以读取编程后单元状态。
-
公开(公告)号:CN106796669A
公开(公告)日:2017-05-31
申请号:CN201580053374.2
申请日:2015-10-13
Applicant: 国际商业机器公司
Inventor: E·S·伊莱夫舍利欧 , A·潘塔兹 , A·塞巴斯蒂安 , T·图马
IPC: G06N3/10
Abstract: 神经形态突触(11)包括在具有第一和第二输入端(21、22)的电路系统中连接的电阻性记忆单元(15)。这些输入端(21、22)在使用中分别接收前神经元和后神经元动作信号,每个动作信号具有读部分和写部分。该电路系统还具有用于提供依赖于记忆单元(15)的电阻的突触输出信号的输出端(23)。该电路系统可操作,使得响应于在第一输入端(21)处施加前神经元动作信号的读部分而在输出端(23)处提供突触输出信号,并且使得响应于分别在第一和第二输入端(21、22)处同时施加前神经元和后神经元动作信号的写部分而将用于编程记忆单元(15)的电阻的编程信号施加到单元(15)。突触(11)能够适于与完全相同的前神经元和后神经元动作信号一起操作。
-
公开(公告)号:CN106796669B
公开(公告)日:2019-06-14
申请号:CN201580053374.2
申请日:2015-10-13
Applicant: 国际商业机器公司
Inventor: E·S·伊莱夫舍利欧 , A·潘塔兹 , A·塞巴斯蒂安 , T·图马
IPC: G06N3/10
Abstract: 神经形态突触(11)包括在具有第一和第二输入端(21、22)的电路系统中连接的电阻性记忆单元(15)。这些输入端(21、22)在使用中分别接收前神经元和后神经元动作信号,每个动作信号具有读部分和写部分。该电路系统还具有用于提供依赖于记忆单元(15)的电阻的突触输出信号的输出端(23)。该电路系统可操作,使得响应于在第一输入端(21)处施加前神经元动作信号的读部分而在输出端(23)处提供突触输出信号,并且使得响应于分别在第一和第二输入端(21、22)处同时施加前神经元和后神经元动作信号的写部分而将用于编程记忆单元(15)的电阻的编程信号施加到单元(15)。突触(11)能够适于与完全相同的前神经元和后神经元动作信号一起操作。
-
公开(公告)号:CN104253140B
公开(公告)日:2018-02-02
申请号:CN201410301245.8
申请日:2014-06-27
Applicant: 国际商业机器公司
Inventor: A·塞巴斯蒂安 , D·克雷布斯 , E·S·伊莱夫舍利欧
CPC classification number: G11C13/0011 , G11C11/5614 , G11C11/5685 , G11C13/0002 , G11C13/0007 , G11C13/0069 , G11C2213/18 , G11C2213/35 , G11C2213/52 , H01L27/2463 , H01L45/08 , H01L45/085 , H01L45/12 , H01L45/1226 , H01L45/1233 , H01L45/124 , H01L45/1253 , H01L45/16
Abstract: 提供了电阻型随机存取存储器单元(10、20、80、90、110)来以多个可编程单元状态存储信息。电绝缘基质(11、21、81、91、111)位于第一电极和第二电极(12、13、92、112、113)之间,以使得在向电极施加写电压时,可以在基质内形成在电极之间的方向上延伸的电传导路径(14、24、82、114)。可编程单元状态与基质中的传导路径的各配置相对应。电传导组件(15、22、83、94、117、118)在电极之间的方向上延伸并接触绝缘基质。布置为如下:在任何单元状态中,所述组件针对由读电压产生的单元电流而呈现的电阻至少约为所述传导路径的电阻,并且至多约为所述绝缘基质的电阻,所述读电压被施加于电极以读取编程后单元状态。
-
公开(公告)号:CN103999058A
公开(公告)日:2014-08-20
申请号:CN201280062020.0
申请日:2012-11-20
Applicant: 国际商业机器公司
CPC classification number: G06F17/30424 , G06F3/0611 , G06F3/0656 , G06F3/0659 , G06F3/0686 , G06F12/0804 , G06F12/0871 , G06F12/123 , G06F17/30091 , G06F2212/213 , G06F2212/282
Abstract: 本发明提出一种带驱动器系统服务器,其包含:-非易失性内存,其用作用于储存数据文件的高速缓存(106),该高速缓存的至少部分包含使用先进先出策略管理来管理的第一区域(40)及使用最近最少使用策略管理来管理的第二区域(42);-文件系统接口,其用于与储存于带驱动器系统(104)上的数据文件交互;-接口,其用于允许一个或多个远程系统(110、120)读取及写入储存于储存构件和/或该高速缓存上的数据;其中该服务器被配置为:-自该一个或多个远程系统接收将一个或多个数据文件写入至该带驱动器系统及该高速缓存的一个或多个写入请求;-解译与由该一个或多个远程系统指示以写入至该带驱动器系统及该高速缓存的数据文件相关联的属性;且-根据所述经解译的属性储存由所述远程系统指示以写入的数据文件。
-
-
-
-
-