基于FPGA的并行循环冗余校验运算电路

    公开(公告)号:CN102891685A

    公开(公告)日:2013-01-23

    申请号:CN201210347751.1

    申请日:2012-09-18

    Inventor: 张坚 何健

    Abstract: 一种基于FPGA的并行循环冗余校验运算电路,涉及数据校验技术领域,所解决的是提高计算灵活性的技术问题。该电路包括多项式矩阵计算模块、单位矩阵输出模块、系统矩阵计算模块、并行CRC运算模块;将生成多项式输入多项式矩阵计算模块,通过多项式矩阵计算模块高效地计算出生成多项式矩阵的m次幂运算结果,利用系统矩阵计算模块中的二输入选择器件在线选择两种阶数的生成多项式阶数,利用系统矩阵计算模块输出的系统矩阵,使得并行CRC运算模块能在实现两种输入位宽的CRC运算。本发明提供的电路,改变生成多项式时,不需要重新计算CRC运算所需的系统矩阵。

    基于FPGA的接口信号重映射方法

    公开(公告)号:CN105117360B

    公开(公告)日:2019-01-04

    申请号:CN201510455979.6

    申请日:2015-07-29

    Abstract: 一种基于FPGA的接口信号重映射方法,涉及核电系统技术领域,所解决的是现有方法可靠性、可读性及可调试性差的技术问题。该方法将FPGA芯片的内部可编程逻辑分为两个独立模块,其中的一个模块为IO模块,另一个模块为Core模块,利用IO模块处理FPGA芯片外部信号输入输出FPGA芯片内部所面临的信号偏移,及线路复用所导致的信号冲突,数据传输过程中的亚稳态,异步时钟域之间的数据传输错误;利用Core模块进行逻辑处理及计算;并将FPGA芯片外部的主时钟信号通过FPGA芯片的全局时钟引脚引入FPGA芯片。本发明提供的方法,适用于核电保护系统平台。

    非易失存储器内容的双重保护装置及其保护方法

    公开(公告)号:CN104965801A

    公开(公告)日:2015-10-07

    申请号:CN201510452885.3

    申请日:2015-07-29

    Abstract: 本发明涉及一种非易失存储器的双重保护装置及其方法,要解决提高反应堆保护系统的可靠性和安全性技术问题,其特征在于:非易失存储器的写保护信号引脚与硬件控制电路开关连接,片选信号引脚与所述FPGA芯片的一个引脚连接,FPGA芯片的另一引脚与硬件控制电路开关连接;双重保护方法:第一重写保护功能由机箱外部硬件控制电路开关控制,控制整个机箱内非易失存储器是否可进行擦除和写操作;第二重保护由机箱内的FPGA芯片引脚输出信号控制,用于控制单个非易失存储器是否被写保护。本发明提高了核电保护系统中对于非易失存储器写保护的可靠性及其实施的灵活性,满足了核电保护系统平台对非易失存储器内容进行双重保护控制的要求。

    在复杂工业环境下的视频图像中自动识别目标图像的方法

    公开(公告)号:CN103136530A

    公开(公告)日:2013-06-05

    申请号:CN201310041920.3

    申请日:2013-02-04

    Inventor: 张坚 何健 王佳承

    Abstract: 本发明公开了一种在复杂工业环境下的视频图像中自动识别目标图像的方法,按照以下步骤对视频图像逐帧进行识别运算:将复杂工业环境下视频图像按帧转化为灰度图像;若图像亮度低或对比度低,采用直方图均衡化或直方图匹配对其进行改善亮度或对比度处理;采用自适应中值滤波的方式对图像进行去噪处理;若清晰度不高,采用拉普拉斯滤波器对图像进行锐化处理;对图像提取其SIFT特征点;计算图像与目标图像SIFT特征点的匹配关系,找到符合匹配要求的关键帧;输出关键帧与目标图像的匹配结果图。本发明可有效地改善复杂工业环境下视频图像的亮度和对比度低、被椒盐噪声污染以及图像模糊所导致的SIFT特征点数量少及特征点匹配率低的问题。

    基于FPGA的接口信号重映射方法

    公开(公告)号:CN105117360A

    公开(公告)日:2015-12-02

    申请号:CN201510455979.6

    申请日:2015-07-29

    Abstract: 一种基于FPGA的接口信号重映射方法,涉及核电系统技术领域,所解决的是现有方法可靠性、可读性及可调试性差的技术问题。该方法将FPGA芯片的内部可编程逻辑分为两个独立模块,其中的一个模块为IO模块,另一个模块为Core模块,利用IO模块处理FPGA芯片外部信号输入输出FPGA芯片内部所面临的信号偏移,及线路复用所导致的信号冲突,数据传输过程中的亚稳态,异步时钟域之间的数据传输错误;利用Core模块进行逻辑处理及计算;并将FPGA芯片外部的主时钟信号通过FPGA芯片的全局时钟引脚引入FPGA芯片。本发明提供的方法,适用于核电保护系统平台。

    基于面部特征识别的动态人机接口系统及其人机通讯方法

    公开(公告)号:CN103713727B

    公开(公告)日:2019-01-04

    申请号:CN201310695770.8

    申请日:2013-12-17

    Inventor: 张坚 何健

    Abstract: 本发明属于仪控系统的人机接口技术领域,涉及一种基于面部特征识别的动态人机接口系统及其人机通讯方法,静态人机接口系统、摄像头、报警器、控制开关分别和所述操作人员工作状态检测模块连接;摄像头获取仪控系统操作区域内的实时动态图像,并将获取的图像传输至操作人员工作状态检测模块;操作人员工作状态检测模块对图像进行检测和判断,如判断为操作人员工作状态不良,则向静态人机接口系统发送降低操作人员操作可信度信号,同时向报警器发送报警信号;控制开关由操作人员控制,决定是否允许发送降低操作人员操作可信度信号和报警信号。本发明采用图像识别的方法动态检测操作员的实时工作状态,具有不易被被测个体察觉及方便实施等优点。

    基于FPGA的并行循环冗余校验运算电路

    公开(公告)号:CN102891685B

    公开(公告)日:2018-06-22

    申请号:CN201210347751.1

    申请日:2012-09-18

    Inventor: 张坚 何健

    Abstract: 一种基于FPGA的并行循环冗余校验运算电路,涉及数据校验技术领域,所解决的是提高计算灵活性的技术问题。该电路包括多项式矩阵计算模块、单位矩阵输出模块、系统矩阵计算模块、并行CRC运算模块;将生成多项式输入多项式矩阵计算模块,通过多项式矩阵计算模块高效地计算出生成多项式矩阵的m次幂运算结果,利用系统矩阵计算模块中的二输入选择器件在线选择两种阶数的生成多项式阶数,利用系统矩阵计算模块输出的系统矩阵,使得并行CRC运算模块能在实现两种输入位宽的CRC运算。本发明提供的电路,改变生成多项式时,不需要重新计算CRC运算所需的系统矩阵。

    基于面部特征识别的动态人机接口系统及其人机通讯方法

    公开(公告)号:CN103713727A

    公开(公告)日:2014-04-09

    申请号:CN201310695770.8

    申请日:2013-12-17

    Inventor: 张坚 何健

    Abstract: 本发明属于仪控系统的人机接口技术领域,涉及一种基于面部特征识别的动态人机接口系统及其人机通讯方法,静态人机接口系统、摄像头、报警器、控制开关分别和所述操作人员工作状态检测模块连接;摄像头获取仪控系统操作区域内的实时动态图像,并将获取的图像传输至操作人员工作状态检测模块;操作人员工作状态检测模块对图像进行检测和判断,如判断为操作人员工作状态不良,则向静态人机接口系统发送降低操作人员操作可信度信号,同时向报警器发送报警信号;控制开关由操作人员控制,决定是否允许发送降低操作人员操作可信度信号和报警信号。本发明采用图像识别的方法动态检测操作员的实时工作状态,具有不易被被测个体察觉及方便实施等优点。

    非易失存储器内容的双重保护装置

    公开(公告)号:CN204883691U

    公开(公告)日:2015-12-16

    申请号:CN201520557277.4

    申请日:2015-07-29

    Abstract: 本实用新型涉及一种非易失存储器的双重保护装置,要解决提高反应堆保护系统的可靠性和安全性的技术问题,包括非易失存储器、FPGA芯片和硬件控制电路开关,非易失存储器的写保护信号引脚与硬件控制电路开关连接,非易失存储器的片选信号引脚与FPGA芯片的一个引脚连接,FPGA芯片的另一引脚与硬件控制电路开关连接;非易失存储器的写保护信号引脚和FPGA芯片的一个引脚通过所在的通用逻辑板卡的连接器连接至背板,然后接至位于背板的所述硬件控制电路开关上。本实用新型提高了核电保护系统中对于非易失存储器写保护的可靠性及其实施的灵活性,满足了核电保护系统平台对非易失存储器内容进行双重保护控制的要求。

    基于FPGA的并行循环冗余校验运算电路

    公开(公告)号:CN202906879U

    公开(公告)日:2013-04-24

    申请号:CN201220479771.X

    申请日:2012-09-18

    Inventor: 张坚 何健

    Abstract: 一种基于FPGA的并行循环冗余校验运算电路,涉及数据校验技术领域,所解决的是提高计算灵活性的技术问题。该电路包括多项式矩阵计算模块、单位矩阵输出模块、系统矩阵计算模块、并行CRC运算模块;将生成多项式输入多项式矩阵计算模块,通过多项式矩阵计算模块高效地计算出生成多项式矩阵的m次幂运算结果,利用系统矩阵计算模块中的二输入选择器件在线选择两种阶数的生成多项式阶数,利用系统矩阵计算模块输出的系统矩阵,使得并行CRC运算模块能在实现两种输入位宽的CRC运算。本实用新型提供的电路,改变生成多项式时,不需要重新计算CRC运算所需的系统矩阵。

Patent Agency Ranking