-
公开(公告)号:CN111830478B
公开(公告)日:2022-06-17
申请号:CN202010649212.8
申请日:2020-07-08
Applicant: 哈尔滨工程大学
IPC: G01S7/41 , G05B19/042 , G06F3/06
Abstract: 本发明提供一种LFMCW雷达MTD处理的FPGA实现方法,本发明针对LFMCW雷达系统对MTD处理的实时性和高吞吐率的要求,提出了一种可以在FPGA上实现LFMCW雷达MTD处理的方法。此方法能够充分利用FPGA的并行处理能力以及流水线处理、乒乓操作处理的高效率,配合DDR3 SDRAM的双倍数据速率和大容量的特点,解决了DSP的处理速度和FPGA存储空间的瓶颈问题。最后通过ModelSim仿真和实际系统测试证明了该方法的有效性和可靠性。
-
公开(公告)号:CN111830478A
公开(公告)日:2020-10-27
申请号:CN202010649212.8
申请日:2020-07-08
Applicant: 哈尔滨工程大学
IPC: G01S7/41 , G05B19/042 , G06F3/06
Abstract: 本发明提供一种LFMCW雷达MTD处理的FPGA实现方法,本发明针对LFMCW雷达系统对MTD处理的实时性和高吞吐率的要求,提出了一种可以在FPGA上实现LFMCW雷达MTD处理的方法。此方法能够充分利用FPGA的并行处理能力以及流水线处理、乒乓操作处理的高效率,配合DDR3 SDRAM的双倍数据速率和大容量的特点,解决了DSP的处理速度和FPGA存储空间的瓶颈问题。最后通过ModelSim仿真和实际系统测试证明了该方法的有效性和可靠性。
-