-
公开(公告)号:CN112468122A
公开(公告)日:2021-03-09
申请号:CN202011405325.X
申请日:2020-12-04
Applicant: 哈尔滨工业大学
IPC: H03K5/134
Abstract: 一种可配置延迟电路及延时配置方法,属于集成电路信号延迟技术领域。本发明针对现有采用反相器单元检测或过滤SET脉冲时,标准反相器单元提供的延迟时间很难满足SET脉冲宽度检测需求的问题。可配置延迟电路包括主体电路、上拉网络单元和下拉网络单元,其中主体电路包括反相器I1、反相器I2、四个NMOS晶体管N1、N2、N3、N4和四个PMOS晶体管P1、P2、P3、P4;主体电路可提供百皮秒量级的输出延迟,并且在此基础上输出延迟可以通过上拉网络单元和下拉网络单元配置的控制端进一步调整,一方面可以更好地满足设计需求,另一方面能够通过实时调整电路的延迟,应对因工艺偏差以及温度和电源电压波动引起的延迟变化。本发明的延时时间能够满足SET脉冲宽度检测需求。
-
公开(公告)号:CN112468122B
公开(公告)日:2023-08-18
申请号:CN202011405325.X
申请日:2020-12-04
Applicant: 哈尔滨工业大学
IPC: H03K5/134
Abstract: 一种可配置延迟电路及延时配置方法,属于集成电路信号延迟技术领域。本发明针对现有采用反相器单元检测或过滤SET脉冲时,标准反相器单元提供的延迟时间很难满足SET脉冲宽度检测需求的问题。可配置延迟电路包括主体电路、上拉网络单元和下拉网络单元,其中主体电路包括反相器I1、反相器I2、四个NMOS晶体管N1、N2、N3、N4和四个PMOS晶体管P1、P2、P3、P4;主体电路可提供百皮秒量级的输出延迟,并且在此基础上输出延迟可以通过上拉网络单元和下拉网络单元配置的控制端进一步调整,一方面可以更好地满足设计需求,另一方面能够通过实时调整电路的延迟,应对因工艺偏差以及温度和电源电压波动引起的延迟变化。本发明的延时时间能够满足SET脉冲宽度检测需求。
-