-
公开(公告)号:CN118730086A
公开(公告)日:2024-10-01
申请号:CN202410777977.8
申请日:2024-06-17
Applicant: 哈尔滨工业大学
IPC: G01C21/16
Abstract: 应用在惯性测量单元中的时钟电路,解决了低输入参考频率下,自时钟电路难集成的问题,属于电子电路技术领域。本发明的时钟电路,包括比较器以及锁相环电路;锁相环电路包括鉴频鉴相器PFD、开关电阻型有源环路滤波器、电压控制振荡器VCO和可调倍数分频器M1;其中,开关电阻型有源环路滤波器包括缓冲器B1、缓冲器B2、电阻R1‑R8,电容C1‑C4、开关S1、开关S2和运算放大器A1;本发明通过使用一种开关电阻型PLL电路,解决了时钟电路难集成问题;通过设置时钟电路上电的初始时钟输出,能够使MEMS表头快速起振。