一种模数转换器
    1.
    发明公开

    公开(公告)号:CN106972861A

    公开(公告)日:2017-07-21

    申请号:CN201710093681.4

    申请日:2017-02-21

    CPC classification number: H03M1/462 H03M2201/73

    Abstract: 本发明公开了一种模数转换器,包括数模转换器,用于获取输入信号,输出至比较器;比较器,用于比较输入信号的电压,产生比较结果,将比较结果输出至顺序脉冲产生器和异步逐次逼近寄存器;顺序脉冲产生器,用于根据比较结果生成第一控制信号,进而生成多个第一输出信号,将第一输出信号输出至异步逐次逼近寄存器,将最低位的第一输出信号和第一控制信号输出至比较时钟产生器;异步逐次逼近寄存器,根据比较结果与第一输出信号,产生多个第二输出信号,并将其作为最终结果锁存输出;比较时钟产生器,将采样时钟信号、第一控制信号和最低位第一输出信号进行或运算产生比较时钟信号。本发明能够解决传统的模数转换器转换速度过慢的问题。

    一种模数转换器的电容权重的校准电路

    公开(公告)号:CN111614354A

    公开(公告)日:2020-09-01

    申请号:CN202010407317.2

    申请日:2020-05-14

    Abstract: 本申请实施例公开了一种模数转换器的电容权重的校准电路。所述方法包括:与逐次逼近寄存器型模数转换器SAR ADC相连,所述电路包括:正向电容阵列Cmp~C0p、负向电容阵列Cmn~C0n、比较器、控制单元、正向电容阵列对应的正向控制开关组Smp~S1p以及负向电容阵列对应的负向控制开关组Smn~S1n,比较器,用于比较正向电容阵列上极板的电压Vp与负向电容阵列上极板的电压Vn,并产生比较结果;控制单元,与所述比较器相连,用于根据比较结果,产生控制信号,其中所述控制信号控制所述正向控制开关组Smp~S1p和负向控制开关组Smn~S1n连接基准电压VREF或地GND;其中,m为大于等于2的整数。

    一种晶体振荡器电路及其控制方法

    公开(公告)号:CN111585539A

    公开(公告)日:2020-08-25

    申请号:CN202010338511.X

    申请日:2020-04-26

    Abstract: 本申请实施例公开了一种晶体振荡器电路及其控制方法,晶体振荡器电路包括第一放大器和第二放大器;第一放大器的信号输出端与第二放大器的信号输入端相连;第一放大器的信号输入端和信号输出端之间并联有晶体;第一放大器的信号输入端与地之间串联有第一电容,所述第一放大器的信号输出端与地之间串联有第二电容;第二放大器的信号输出端为晶体振荡器电路的时钟信号输出端;第一放大器可以包括N个相互并联的第一MOS电路,N≥1,N为正整数;每个第一MOS电路包括多个相互串联的MOS管。通过该实施例方案,降低了功耗。

    一种滤波校准装置、滤波校准方法和数字接收机

    公开(公告)号:CN106972867B

    公开(公告)日:2019-05-17

    申请号:CN201710093997.3

    申请日:2017-02-21

    Abstract: 本发明公开了一种滤波校准装置、滤波校准方法和数字接收机,包括滤波单元、放大单元和模数转换单元,还包括数字处理单元,用于记录一个统计周期内模数转换单元输出信号的脉冲数,并将所述脉冲数与预先设置的最小脉冲数和最大脉冲数进行比较,如果所述脉冲数小于最小脉冲数或大于最大脉冲数,输出反馈控制信号至滤波单元,以增大或减小滤波单元的频率。本发明通过对现有的接收机的模数转换单元的输出信号,进行小部分的数字处理,完成了精度相对较高的滤波单元的校准;同时本发明引入的数字版图面积相对于传统的校准方式基本可以忽略,很好的满足了现代接收机的低功耗、低成本、高性能的要求。

    一种模数转换器
    5.
    发明授权

    公开(公告)号:CN106972861B

    公开(公告)日:2019-04-12

    申请号:CN201710093681.4

    申请日:2017-02-21

    Abstract: 本发明公开了一种模数转换器,包括数模转换器,用于获取输入信号,输出至比较器;比较器,用于比较输入信号的电压,产生比较结果,将比较结果输出至顺序脉冲产生器和异步逐次逼近寄存器;顺序脉冲产生器,用于根据比较结果生成第一控制信号,进而生成多个第一输出信号,将第一输出信号输出至异步逐次逼近寄存器,将最低位的第一输出信号和第一控制信号输出至比较时钟产生器;异步逐次逼近寄存器,根据比较结果与第一输出信号,产生多个第二输出信号,并将其作为最终结果锁存输出;比较时钟产生器,将采样时钟信号、第一控制信号和最低位第一输出信号进行或运算产生比较时钟信号。本发明能够解决传统的模数转换器转换速度过慢的问题。

    一种滤波校准装置、滤波校准方法和数字接收机

    公开(公告)号:CN106972867A

    公开(公告)日:2017-07-21

    申请号:CN201710093997.3

    申请日:2017-02-21

    CPC classification number: H04B1/16 H04B1/12

    Abstract: 本发明公开了一种滤波校准装置、滤波校准方法和数字接收机,包括滤波单元、放大单元和模数转换单元,还包括数字处理单元,用于记录一个统计周期内模数转换单元输出信号的脉冲数,并将所述脉冲数与预先设置的最小脉冲数和最大脉冲数进行比较,如果所述脉冲数小于最小脉冲数或大于最大脉冲数,输出反馈控制信号至滤波单元,以增大或减小滤波单元的频率。本发明通过对现有的接收机的模数转换单元的输出信号,进行小部分的数字处理,完成了精度相对较高的滤波单元的校准;同时本发明引入的数字版图面积相对于传统的校准方式基本可以忽略,很好的满足了现代接收机的低功耗、低成本、高性能的要求。

    一种电容权重的校准电路

    公开(公告)号:CN212518948U

    公开(公告)日:2021-02-09

    申请号:CN202020805340.2

    申请日:2020-05-14

    Abstract: 本申请实施例公开了一种电容权重的校准电路。所述电路包括:正向电容阵列Cmp~C0p、负向电容阵列Cmn~C0n、比较器、处理器、正向电容阵列对应的正向控制开关组Smp~S1p以及负向电容阵列对应的负向控制开关组Smn~S1n,其中比较器,用于比较正向电容阵列上极板的电压Vp与负向电容阵列上极板的电压Vn,并产生比较结果;处理器,与所述比较器相连,用于根据比较结果,产生控制信号,其中所述控制信号控制所述正向控制开关组Smp~S1p和负向控制开关组Smn~S1n连接基准电压VREF或地GND;其中,m为大于等于2的整数。

    一种晶体振荡器电路
    8.
    实用新型

    公开(公告)号:CN212518916U

    公开(公告)日:2021-02-09

    申请号:CN202020651623.6

    申请日:2020-04-26

    Abstract: 本实用新型实施例公开了一种晶体振荡器电路,包括:第一放大器、第二放大器和低压差线性稳压器LDO;第一放大器的信号输出端与第二放大器的信号输入端相连;第一放大器的信号输入端和信号输出端之间并联有晶体;第一放大器的信号输入端与地之间串联有第一电容,第一放大器的信号输出端与地之间串联有第二电容;第二放大器的信号输出端为晶体振荡器电路的时钟信号输出端;第一放大器包括N个相互并联的第一MOS电路;第一MOS电路包括:至少一个第一PMOS管和至少一个第一NMOS管;所述至少一个第一PMOS管和所述至少一个第一NMOS管均相互串联;LDO设置为向第一放大器和第二放大器提供电源电压。通过该实施例方案,降低了功耗,实现了宽电压输入。

Patent Agency Ranking