-
-
公开(公告)号:CN108231554A
公开(公告)日:2018-06-29
申请号:CN201710889749.X
申请日:2017-09-27
Applicant: 台湾积体电路制造股份有限公司
IPC: H01L21/033
CPC classification number: G03F1/62 , G03F1/24 , H01L21/0332 , H01L21/0331 , H01L21/0337
Abstract: 本申请实施例提供半导体元件的制造方法,包括形成第一介电层于基板的背表面之上;在形成第一介电层之后,形成石墨烯层于基板的前表面之上;在形成石墨烯层之后,图案化第一介电层以于第一介电层中形成开口,其露出基板的背表面的一部分;当使用图案化的第一介电层为罩幕时,对基板的背表面进行蚀刻工艺以形成护膜,其具有包括石墨烯层的护膜膜片。
-
-