集成电路及操作数控振荡器的方法

    公开(公告)号:CN115459767A

    公开(公告)日:2022-12-09

    申请号:CN202210666054.6

    申请日:2022-06-13

    Abstract: 一种集成电路器件包括数控振荡器(DCO)、两个电荷共享电容器、两个电荷共享开关、两个预充电开关和两个DAC。DCO具有第一反相器和第二反相器。第一电荷共享电容器的第一端子通过第一电荷共享开关耦接到第一反相器的输入端子。第一DAC具有通过第一预充电开关耦接到第一电荷共享电容器的第一端子的输出端子。第二电荷共享电容器的第一端子通过第二电荷共享开关耦接到第二反相器的输入端子或输出端子。第二DAC具有通过第二预充电开关耦接到第二电荷共享电容器的第一端子的输出端子。本申请的实施例还涉及一种操作数控振荡器的方法。

    用于校准时间数字转换器的设备、电路以及方法

    公开(公告)号:CN111106833A

    公开(公告)日:2020-05-05

    申请号:CN201911037682.2

    申请日:2019-10-29

    Inventor: 林宥佐

    Abstract: 本发明公开一种用于校准时间数字转换器的设备、电路以及方法。在一些实施例中,公开一种用于校准时间数字转换器的电路。电路包括多位延迟电路、计数器以及寄存器。多位延迟电路配置以用于将时钟信号延迟一总延迟时间。计数器配置以用于对总延迟时间内的时钟信号的上升沿进行计数以产生计数输出。寄存器配置以用于基于计数输出来控制多位延迟电路的总延迟时间。

    用于校准时间数字转换器的设备、电路以及方法

    公开(公告)号:CN111106833B

    公开(公告)日:2023-08-08

    申请号:CN201911037682.2

    申请日:2019-10-29

    Inventor: 林宥佐

    Abstract: 本发明公开一种用于校准时间数字转换器的设备、电路以及方法。在一些实施例中,公开一种用于校准时间数字转换器的电路。电路包括多位延迟电路、计数器以及寄存器。多位延迟电路配置以用于将时钟信号延迟一总延迟时间。计数器配置以用于对总延迟时间内的时钟信号的上升沿进行计数以产生计数输出。寄存器配置以用于基于计数输出来控制多位延迟电路的总延迟时间。

    具有高效率倍压器的装置

    公开(公告)号:CN108933541A

    公开(公告)日:2018-12-04

    申请号:CN201710992361.2

    申请日:2017-10-23

    Abstract: 本发明实施例涉及具有高效率倍压器的装置。本发明实施例涉及一种装置,所述装置包括耦合于第一节点与第二节点之间且包括第一井区、第二井区及晶体管的电容元件。所述第二井区形成于所述第一井区中、具有与所述第一井区不同的导电类型,且耦合到所述第二节点。所述晶体管包括形成于所述第二井区中且彼此耦合并耦合到所述第二节点的源极区及漏极区、所述源极区与所述漏极区之间的通道区,及所述通道区上方的栅极区。所述第一井区及所述栅极区彼此耦合且耦合到所述第一节点,借此增加所述电容元件的电容而未大体上增大所述电容元件的物理大小。

    电流镜电路中电阻器的校正

    公开(公告)号:CN107491135A

    公开(公告)日:2017-12-19

    申请号:CN201710334236.2

    申请日:2017-05-12

    Inventor: 林宥佐

    CPC classification number: G05F3/262 G05F3/24 G05F3/26 G05F1/575

    Abstract: 本揭露涉及电流镜电路中电阻器的校正。一种参考级包含从电压轨串联连接至参考负载的第一晶体管、第二晶体管及电阻器。所述电阻器具有(i)电阻,其随数字电阻控制值变化;(ii)第一端,其耦合至所述第一晶体管的栅极;以及(iii)第二端,其具有电压VG2且耦合至所述第二晶体管的栅极。比较器具有第一输入,所述第一输入耦合至所述电阻器的第二端。参考晶体管为二极管连接形式且从所述电压轨连接至所述比较器的第二输入,以在所述第二输入处施加电压VD。调整电路调整所述数字电阻控制值以造成VG2接近VD直到当VG2达到VD时所述比较器的输出改变状态。

Patent Agency Ranking