-
-
-
-
公开(公告)号:CN100504517C
公开(公告)日:2009-06-24
申请号:CN200410056560.5
申请日:2004-08-09
Applicant: 友达光电股份有限公司
IPC: G02F1/133 , G02F1/136 , H01L29/786
Abstract: 一种多区域垂直排列型液晶显示器,其由第一基板、第二基板以及位于第一基板与第二基板之间之液晶层所构成。其中第一基板上配置有多个第一突起物,且此第一突起物由呈条状排列的多个放射形突起物所构成。此外,第二基板上配置有多个第二突起物,且此第二突起物为条状突起物,而且此第一突起物与第二突起物交错对应配置。由于在第一基板上配置有呈条状排列的放射形突起物,因此可以使得液晶显示器中液晶分子具有更多的倾倒方向,进而增加液晶显示器的视角范围。
-
-
公开(公告)号:CN101786033A
公开(公告)日:2010-07-28
申请号:CN200910003982.9
申请日:2009-01-22
Applicant: 友达光电股份有限公司
Abstract: 本发明提供一种用于绞碎物料的绞碎机,包含机台、旋转叶轮、传送带、第一刀片组、栅板、排料导板和导流板。旋转叶轮设置于机台上。传送带设置于机台的一侧,用以传送物料。第一刀片组设置于旋转叶轮的上方,用以截断第一方向的物料。栅板与旋转叶轮搭配,在该栅板的受刀面上将第二方向的物料及截断后的第一方向的物料绞碎。排料导板,倾斜设置于第一刀片组和旋转叶轮之间,从传送带的排料处延伸到栅板的受刀面的上方。导流板,倾斜设置于第一刀片组和排料导板之间,用以导流截断后的第一方向的物料。本发明通过将落料集中于受刀面及将物料导流,以达到减少漏料与积料的机率。
-
公开(公告)号:CN101226727A
公开(公告)日:2008-07-23
申请号:CN200810080414.4
申请日:2008-02-18
Applicant: 友达光电股份有限公司
IPC: G09G3/36
Abstract: 本发明是关于一种液晶显示器及其驱动方法。本发明所提供的液晶显示器的驱动方法包括下列步骤:以第一频率传送影像数据至液晶显示器,并依据所述第一频率与第一伽马查找表处理所述影像数据以产生亮区影像画面。以所述第一频率传送所述影像数据至液晶显示器,并依据所述第一频率与第二伽马查找表处理所述影像数据以产生暗区影像画面。依序叠加所述亮区影像画面与所述暗区影像画面,以于液晶显示器的显示面板上显示影像画面。
-
公开(公告)号:CN101403838B
公开(公告)日:2010-09-01
申请号:CN200810174102.X
申请日:2008-11-07
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G09G3/36
CPC classification number: G09G3/3648 , G02F1/13624 , G02F2001/134345 , G09G3/3607 , G09G2300/0426 , G09G2310/0205 , G09G2320/028
Abstract: 本发明揭露一种液晶显示面板及其驱动方法,其中,所述液晶显示面板为改善离轴色偏的液晶显示面板。于一实施例中,该液晶显示面板包括多个的像素{Pn,m},是以矩阵方式排列,n=1,2,...,N,而m=1,2,...,M,且N及M为大于0的整数,每一像素Pn,m包括至少一第一子像素Pn,m(1)及一第二子像素Pn,m(2),是各自包括一子像素电极。于一影像中,显示于一像素上的一灰阶值g与一灰阶电压相关,当将该灰阶电压施加至该像素Pn,m时,配置所述多个像素{Pn,m},使得于该像素Pn,m中,于该第一及第二子像素的子像素电极上产生一电位差ΔV12(g)。该电位差ΔV12(g)随着像素上所显示的该影像的灰阶值g变化,其中,g=1,2,...,R,是对应于该影像的灰阶度,以h位表示之,h为大于0的整数,且R=(2h-1)。
-
公开(公告)号:CN100487530C
公开(公告)日:2009-05-13
申请号:CN200410063866.3
申请日:2004-07-13
Applicant: 友达光电股份有限公司
IPC: G02F1/133
Abstract: 本发明提供一种广视角液晶显示器,具有多个像素单元,每一像素单元包括一第一基底,其上具有一第一电极,第一电极上形成有构成一第一图案的一第一突起或狭缝结构。一第二基底,对向于该第一基底,且其上具有一第二电极,其中第二电极上形成有构成一第二图案的一第二突起或狭缝结构。一液晶层,夹于第一基底与第二基底之间。其中,第一图案与第二图案的组合构成具有至少一交叉点的一第三图案。
-
公开(公告)号:CN101285978A
公开(公告)日:2008-10-15
申请号:CN200810099987.1
申请日:2008-05-29
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G09G3/36
Abstract: 本发明公开了一种画素电路,包括第一子画素及第二子画素。第一子画素,耦接扫描线和数据线,以依据在扫描线上传输的第一扫描信号而决定是否致能,并依据在此数据线上传输的数据信号而被驱动。第二子画素,耦接扫描线,以依据第一扫描信号而决定是否致能。其中当第一扫描信号在预充电期间,数据信号为第一状态,而当预充电时间结束到第一扫描信号进入开启期间之前的时间区间内,数据信号为第二状态,而第一状态和第二状态的电压极性为相反。此画素电路具有改良色偏及画面闪烁的优点。
-
-
-
-
-
-
-
-
-