-
公开(公告)号:CN111338141A
公开(公告)日:2020-06-26
申请号:CN202010254786.5
申请日:2020-04-02
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1368
Abstract: 本发明公开了一种像素阵列基板,包括基板、多个像素结构以及多条转接线。多个像素结构设置于基板上,其中每一像素结构包括数据线、栅极线、主动元件及像素电极,主动元件电性连接至数据线及栅极线,像素电极电性连接至主动元件,像素电极定义多个配向区,且多个配向区具有不同的多个配向方向。多条转接线在第一方向上排列,多个像素结构的多条栅极线在第二方向上排列,第一方向与第二方向交错,且多条转接线电性连接至多条栅极线。多个像素结构包括第一像素结构,多个转接线包括第一转接线,且第一转接线与第一像素结构的多个配向区的交界重叠。
-
公开(公告)号:CN111403420B
公开(公告)日:2023-03-14
申请号:CN202010101900.0
申请日:2020-02-19
Applicant: 友达光电股份有限公司
Abstract: 本发明公开了一种像素阵列基板,包括基板、多条数据线、多条栅极线、多个像素及多条转接线。多条数据线设置于基板上,且在第一方向上排列。多条栅极线设置于基板上,且在第二方向上排列。第一方向与第二方向交错。多个像素设置于基板上。每一像素包括主动元件及像素电极,主动元件电性连接至一条数据线及一条栅极线,且像素电极电性连接至主动元件。多条转接线在第一方向上排列,且分别电性连接至多条栅极线。多个像素包括多个第一像素。在像素阵列基板的俯视图中,多个第一像素的多个像素电极的至少一者与一条转接线部分地重叠。此外,一种像素阵列基板的驱动方法也被提出。
-
公开(公告)号:CN108761942B
公开(公告)日:2021-03-23
申请号:CN201810567516.2
申请日:2018-06-05
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1335 , H01L27/12
Abstract: 本发明公开了一种显示面板,包括第一基板、第一数据线、第二数据线、第三数据线、第四数据线、多个第一子像素、多个第二子像素、多个第三子像素、多个第四子像素、第一滤光图案、第二滤光图案、第三滤光图案及第四滤光图案。第一滤光图案、第二滤光图案、第三滤光图案以及第四滤光图案分别与多个第一子像素、多个第二子像素、多个第三子像素及多个第四子像素重叠设置,其中第一滤光图案与第四滤光图案具有第一颜色,第二滤光图案具有第二颜色,且第三滤光图案具有第三颜色。第一数据线位于相邻的第一滤光图案与第二滤光图案之间。第二数据线位于相邻的第二滤光图案与第三滤光图案之间。第三数据线位于相邻的第三滤光图案与第四滤光图案之间。
-
公开(公告)号:CN108761942A
公开(公告)日:2018-11-06
申请号:CN201810567516.2
申请日:2018-06-05
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1335 , H01L27/12
CPC classification number: G02F1/136286 , G02F1/133514 , G02F1/136209 , G02F1/136227 , G02F2001/136222 , H01L27/124
Abstract: 本发明公开了一种显示面板,包括第一基板、第一数据线、第二数据线、第三数据线、第四数据线、多个第一子像素、多个第二子像素、多个第三子像素、多个第四子像素、第一滤光图案、第二滤光图案、第三滤光图案及第四滤光图案。第一滤光图案、第二滤光图案、第三滤光图案以及第四滤光图案分别与多个第一子像素、多个第二子像素、多个第三子像素及多个第四子像素重叠设置,其中第一滤光图案与第四滤光图案具有第一颜色,第二滤光图案具有第二颜色,且第三滤光图案具有第三颜色。第一数据线位于相邻的第一滤光图案与第二滤光图案之间。第二数据线位于相邻的第二滤光图案与第三滤光图案之间。第三数据线位于相邻的第三滤光图案与第四滤光图案之间。
-
公开(公告)号:CN111338141B
公开(公告)日:2022-11-22
申请号:CN202010254786.5
申请日:2020-04-02
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1368
Abstract: 本发明公开了一种像素阵列基板,包括基板、多个像素结构以及多条转接线。多个像素结构设置于基板上,其中每一像素结构包括数据线、栅极线、主动元件及像素电极,主动元件电性连接至数据线及栅极线,像素电极电性连接至主动元件,像素电极定义多个配向区,且多个配向区具有不同的多个配向方向。多条转接线在第一方向上排列,多个像素结构的多条栅极线在第二方向上排列,第一方向与第二方向交错,且多条转接线电性连接至多条栅极线。多个像素结构包括第一像素结构,多个转接线包括第一转接线,且第一转接线与第一像素结构的多个配向区的交界重叠。
-
公开(公告)号:CN111403420A
公开(公告)日:2020-07-10
申请号:CN202010101900.0
申请日:2020-02-19
Applicant: 友达光电股份有限公司
Abstract: 本发明公开了一种像素阵列基板,包括基板、多条数据线、多条栅极线、多个像素及多条转接线。多条数据线设置于基板上,且在第一方向上排列。多条栅极线设置于基板上,且在第二方向上排列。第一方向与第二方向交错。多个像素设置于基板上。每一像素包括主动元件及像素电极,主动元件电性连接至一条数据线及一条栅极线,且像素电极电性连接至主动元件。多条转接线在第一方向上排列,且分别电性连接至多条栅极线。多个像素包括多个第一像素。在像素阵列基板的俯视图中,多个第一像素的多个像素电极的至少一者与一条转接线部分地重叠。此外,一种像素阵列基板的驱动方法也被提出。
-
-
-
-
-