-
公开(公告)号:CN111403420A
公开(公告)日:2020-07-10
申请号:CN202010101900.0
申请日:2020-02-19
Applicant: 友达光电股份有限公司
Abstract: 本发明公开了一种像素阵列基板,包括基板、多条数据线、多条栅极线、多个像素及多条转接线。多条数据线设置于基板上,且在第一方向上排列。多条栅极线设置于基板上,且在第二方向上排列。第一方向与第二方向交错。多个像素设置于基板上。每一像素包括主动元件及像素电极,主动元件电性连接至一条数据线及一条栅极线,且像素电极电性连接至主动元件。多条转接线在第一方向上排列,且分别电性连接至多条栅极线。多个像素包括多个第一像素。在像素阵列基板的俯视图中,多个第一像素的多个像素电极的至少一者与一条转接线部分地重叠。此外,一种像素阵列基板的驱动方法也被提出。
-
公开(公告)号:CN112162432A
公开(公告)日:2021-01-01
申请号:CN202011030442.2
申请日:2020-09-27
Applicant: 友达光电股份有限公司
IPC: G02F1/13357
Abstract: 本发明公开了一种显示装置,适于提供一影像光束。显示装置包括一发光模块、一驱动元件、一光阀模块以及一滤光层。发光模块适于提供一照明光束。驱动元件电性连接于发光模块。光阀模块与滤光层配置于照明光束的传递路径上。滤光层包括多个第一滤光单元以及多个第二滤光单元,其中照明光束通过第一滤光单元以及第二滤光单元后分别产生一第一光束组以及一第二光束组。第一光束组的波长及第二光束组的波长皆不同,且影像光束由第一光束组及第二光束组所构成。影像光束中包含有至少五种不同波长且半峰全宽大于10纳米的光束。
-
公开(公告)号:CN112420736B
公开(公告)日:2025-03-21
申请号:CN202010769449.X
申请日:2020-08-03
Applicant: 友达光电股份有限公司
IPC: H10D86/60
Abstract: 本发明公开了一种像素阵列基板,包括多个扫描线接垫、多个数据线接垫、多条扫描线、多条数据线、多条栅极传输线、多个像素、数据线信号晶片以及扫描线信号晶片。扫描线沿着第一方向延伸。数据线以及栅极传输线沿着第二方向延伸。数据线电性连接至数据线接垫。扫描线通过栅极传输线电性连接至扫描线接垫。沿着第一方向排列的像素的排数与沿着第二方向排列的像素的排数的比为X:Y。各像素包括m个子像素。
-
公开(公告)号:CN112162432B
公开(公告)日:2023-02-24
申请号:CN202011030442.2
申请日:2020-09-27
Applicant: 友达光电股份有限公司
IPC: G02F1/13357
Abstract: 本发明公开了一种显示装置,适于提供一影像光束。显示装置包括一发光模块、一驱动元件、一光阀模块以及一滤光层。发光模块适于提供一照明光束。驱动元件电性连接于发光模块。光阀模块与滤光层配置于照明光束的传递路径上。滤光层包括多个第一滤光单元以及多个第二滤光单元,其中照明光束通过第一滤光单元以及第二滤光单元后分别产生一第一光束组以及一第二光束组。第一光束组的波长及第二光束组的波长皆不同,且影像光束由第一光束组及第二光束组所构成。影像光束中包含有至少五种不同波长且半峰全宽大于10纳米的光束。
-
公开(公告)号:CN111403420B
公开(公告)日:2023-03-14
申请号:CN202010101900.0
申请日:2020-02-19
Applicant: 友达光电股份有限公司
Abstract: 本发明公开了一种像素阵列基板,包括基板、多条数据线、多条栅极线、多个像素及多条转接线。多条数据线设置于基板上,且在第一方向上排列。多条栅极线设置于基板上,且在第二方向上排列。第一方向与第二方向交错。多个像素设置于基板上。每一像素包括主动元件及像素电极,主动元件电性连接至一条数据线及一条栅极线,且像素电极电性连接至主动元件。多条转接线在第一方向上排列,且分别电性连接至多条栅极线。多个像素包括多个第一像素。在像素阵列基板的俯视图中,多个第一像素的多个像素电极的至少一者与一条转接线部分地重叠。此外,一种像素阵列基板的驱动方法也被提出。
-
公开(公告)号:CN112420736A
公开(公告)日:2021-02-26
申请号:CN202010769449.X
申请日:2020-08-03
Applicant: 友达光电股份有限公司
IPC: H01L27/12
Abstract: 本发明公开了一种像素阵列基板,包括多个扫描线接垫、多个数据线接垫、多条扫描线、多条数据线、多条栅极传输线、多个像素、数据线信号晶片以及扫描线信号晶片。扫描线沿着第一方向延伸。数据线以及栅极传输线沿着第二方向延伸。数据线电性连接至数据线接垫。扫描线通过栅极传输线电性连接至扫描线接垫。沿着第一方向排列的像素的排数与沿着第二方向排列的像素的排数的比为X:Y。各像素包括m个子像素。
-
公开(公告)号:CN212725308U
公开(公告)日:2021-03-16
申请号:CN202021597603.1
申请日:2020-08-03
Applicant: 友达光电股份有限公司
IPC: H01L27/12
Abstract: 本实用新型公开了一种像素阵列基板,包括多个扫描线接垫、多个数据线接垫、多条扫描线、多条数据线、多条栅极传输线、多个像素、数据线信号晶片以及扫描线信号晶片。扫描线沿着第一方向延伸。数据线以及栅极传输线沿着第二方向延伸。数据线电性连接至数据线接垫。扫描线通过栅极传输线电性连接至扫描线接垫。沿着第一方向排列的像素的排数与沿着第二方向排列的像素的排数的比为X:Y。各像素包括m个子像素。
-
-
-
-
-
-