一种用于低功耗加密系统的可逆逻辑单元的实现方法

    公开(公告)号:CN101521504A

    公开(公告)日:2009-09-02

    申请号:CN200910029408.0

    申请日:2009-04-13

    Applicant: 南通大学

    Abstract: 本发明涉及一种加密系统的低功耗解决方案,加密系统的能量消耗主要源于加密处理器中的运算器,对加密处理器中的运算器采用可逆逻辑门设计,可以避免因逻辑信息位的丢失产生的能量损耗,进而减少能耗。为此,本发明提出了基于Toffoli门的4输入/输出可逆全加器基本单元网络FAN,构造了可逆全加器基本单元FAU,并利用FAU设计了可逆进位传送加法器、进位存储加法器,使用Fredkin门和Feynman门构造了可逆D锁存器和主从型D触发器,使用主从型可逆D触发器构造了可逆移位寄存器和可逆寄存器,以此设计了可逆的Montgomery乘法器。本发明具有低能耗、易于构造及加密性能好的优点。

    一种用于低功耗加密系统的可逆逻辑单元的实现方法

    公开(公告)号:CN101521504B

    公开(公告)日:2011-03-30

    申请号:CN200910029408.0

    申请日:2009-04-13

    Applicant: 南通大学

    Abstract: 本发明涉及一种加密系统的低功耗解决方案,加密系统的能量消耗主要源于加密处理器中的运算器,对加密处理器中的运算器采用可逆逻辑门设计,可以避免因逻辑信息位的丢失产生的能量损耗,进而减少能耗。为此,本发明提出了基于Toffoli门的4输入/输出可逆全加器基本单元网络FAN,构造了可逆全加器基本单元FAU,并利用FAU设计了可逆进位传送加法器、进位存储加法器,使用Fredkin门和Feynman门构造了可逆D锁存器和主从型D触发器,使用主从型可逆D触发器构造了可逆移位寄存器和可逆寄存器,以此设计了可逆的Montgomery乘法器,本发明具有低能耗、易于构造及加密性能好的优点。

Patent Agency Ranking