-
公开(公告)号:CN101547002B
公开(公告)日:2011-04-06
申请号:CN200910031131.5
申请日:2009-04-28
Applicant: 南通大学
IPC: H04L9/06 , H03K19/173 , G11C19/00
Abstract: 本发明涉及一种基于可逆逻辑门的低功耗DES加密系统的密钥单元。本发明利用Fredkin门和Feynman门的级联构造了一种基于可逆逻辑门的四选一数据选择器、可逆D触发器,在此基础上,构造了一种双向移位寄存器的可逆电路,最后,实现了DES加密系统的密钥单元的可逆设计。由于本申请对DES加密系统中密钥单元的主要器件进行了基于可逆逻辑门的可逆设计,避免了系统中因逻辑信息位的丢失产生的能量损失,减少了系统能耗。
-
公开(公告)号:CN101739232A
公开(公告)日:2010-06-16
申请号:CN201010018377.1
申请日:2010-01-15
Applicant: 南通大学
IPC: G06F7/535
Abstract: 本发明涉及一种基于可逆逻辑的除法器,包括:包括两个可逆左移寄存器,其中一个是(n+2)输入/输出可逆左移寄存器Reg_1,另一个是n输入/输出可逆左移寄存器Reg_2;两个可逆复用器,其中一个是(n+1)比特可逆复用器MUX_1,另一个是n比特可逆复用器MUX_2;一个n输入/输出可逆串行进位加法器;一个基于可逆D型触发器的二分频器;一个反相器、n个三态门以及若干Feynman门。本发明所述的除法器适用于对除数与被除数都为正整数的例子。由于本发明对除法器电路中的主要器件进行了基于可逆逻辑门的电路设计,避免了系统中因逻辑信息位的丢失产生的能量损失,减少了系统能耗。
-
公开(公告)号:CN101783672B
公开(公告)日:2012-04-18
申请号:CN201010107128.X
申请日:2010-02-09
Applicant: 南通大学
IPC: H03K19/003
Abstract: 本发明公开了一种四位可逆数值比较器,包括:四个1位可逆数值比较器单元、两个作为1位可逆与门的New门,两个3位可逆与门电路单元、三个4位可逆与门电路单元、两个4位可逆或门电路单元以及作为复制的若干个Feynman门。利用本发明的四位可逆数值比较器,采用并联扩展方式,可以实现数值比较器的位数扩展问题,实现位数更多的可逆数值比较器。
-
公开(公告)号:CN101783672A
公开(公告)日:2010-07-21
申请号:CN201010107128.X
申请日:2010-02-09
Applicant: 南通大学
IPC: H03K19/003
Abstract: 本发明公开了一种四位可逆数值比较器,包括:四个1位可逆数值比较器单元、两个作为1位可逆与门的New门,两个3位可逆与门电路单元、三个4位可逆与门电路单元、两个4位可逆或门电路单元以及作为复制的若干个Feynman门。利用本发明的四位可逆数值比较器,采用并联扩展方式,可以实现数值比较器的位数扩展问题,实现位数更多的可逆数值比较器。
-
公开(公告)号:CN101521504B
公开(公告)日:2011-03-30
申请号:CN200910029408.0
申请日:2009-04-13
Applicant: 南通大学
Abstract: 本发明涉及一种加密系统的低功耗解决方案,加密系统的能量消耗主要源于加密处理器中的运算器,对加密处理器中的运算器采用可逆逻辑门设计,可以避免因逻辑信息位的丢失产生的能量损耗,进而减少能耗。为此,本发明提出了基于Toffoli门的4输入/输出可逆全加器基本单元网络FAN,构造了可逆全加器基本单元FAU,并利用FAU设计了可逆进位传送加法器、进位存储加法器,使用Fredkin门和Feynman门构造了可逆D锁存器和主从型D触发器,使用主从型可逆D触发器构造了可逆移位寄存器和可逆寄存器,以此设计了可逆的Montgomery乘法器,本发明具有低能耗、易于构造及加密性能好的优点。
-
公开(公告)号:CN101546994A
公开(公告)日:2009-09-30
申请号:CN200910031130.0
申请日:2009-04-28
Applicant: 南通大学
Abstract: 本发明涉及一种低功耗DES加密系统的基于可逆逻辑门的运算单元,本发明利用Fredkin门和Feynman门的级联构造了一种基于可逆逻辑门的可逆D触发器、可逆移位寄存器,在此基础上,构造了DES加密系统的运算单元的可逆设计。由于本申请对DES加密系统中运算单元的主要器件进行了基于可逆逻辑门的设计,避免了系统中因逻辑信息位的丢失产生的能量损耗,减少了系统能耗。
-
公开(公告)号:CN101739232B
公开(公告)日:2013-05-08
申请号:CN201010018377.1
申请日:2010-01-15
Applicant: 南通大学
IPC: G06F7/535
Abstract: 本发明涉及一种基于可逆逻辑的除法器,包括:包括两个可逆左移寄存器,其中一个是(n+2)输入/输出可逆左移寄存器Reg_1,另一个是n输入/输出可逆左移寄存器Reg_2;两个可逆复用器,其中一个是(n+1)比特可逆复用器MUX_1,另一个是n比特可逆复用器MUX_2;一个n输入/输出可逆串行进位加法器;一个基于可逆D型触发器的二分频器;一个反相器、n个三态门以及若干Feynman门。本发明所述的除法器适用于对除数与被除数都为正整数的例子。由于本发明对除法器电路中的主要器件进行了基于可逆逻辑门的电路设计,避免了系统中因逻辑信息位的丢失产生的能量损失,减少了系统能耗。
-
公开(公告)号:CN101547087B
公开(公告)日:2011-08-17
申请号:CN200910031129.8
申请日:2009-04-28
Applicant: 南通大学
Abstract: 本发明涉及一种低功耗DES加密系统的基于可逆逻辑门的控制单元,本发明利用Fredkin门和Feynman门的级联构造了一种基于可逆逻辑门的可逆T触发器,并基于可逆T触发器和Toffoli门构造了可逆计数器,在上述基础上,构造了DES加密系统的基于可逆逻辑门的控制单元。由于本申请对DES加密系统中控制单元的主要器件进行了基于可逆逻辑门的可逆设计,避免了系统中因逻辑信息位的丢失产生的能量损耗,减少了系统能耗。
-
公开(公告)号:CN101547002A
公开(公告)日:2009-09-30
申请号:CN200910031131.5
申请日:2009-04-28
Applicant: 南通大学
IPC: H03K19/173 , G11C19/00 , H04L9/06
Abstract: 本发明涉及一种基于可逆逻辑门的低功耗DES加密系统的密钥单元。本发明利用Fredkin门和Feynman门的级联构造了一种基于可逆逻辑门的四选一数据选择器、可逆D触发器,在此基础上,构造了一种双向移位寄存器的可逆电路,最后,实现了DES加密系统的密钥单元的可逆设计。由于本申请对DES加密系统中密钥单元的主要器件进行了基于可逆逻辑门的可逆设计,避免了系统中因逻辑信息位的丢失产生的能量损失,减少了系统能耗。
-
公开(公告)号:CN101521504A
公开(公告)日:2009-09-02
申请号:CN200910029408.0
申请日:2009-04-13
Applicant: 南通大学
Abstract: 本发明涉及一种加密系统的低功耗解决方案,加密系统的能量消耗主要源于加密处理器中的运算器,对加密处理器中的运算器采用可逆逻辑门设计,可以避免因逻辑信息位的丢失产生的能量损耗,进而减少能耗。为此,本发明提出了基于Toffoli门的4输入/输出可逆全加器基本单元网络FAN,构造了可逆全加器基本单元FAU,并利用FAU设计了可逆进位传送加法器、进位存储加法器,使用Fredkin门和Feynman门构造了可逆D锁存器和主从型D触发器,使用主从型可逆D触发器构造了可逆移位寄存器和可逆寄存器,以此设计了可逆的Montgomery乘法器。本发明具有低能耗、易于构造及加密性能好的优点。
-
-
-
-
-
-
-
-
-