-
公开(公告)号:CN119988272A
公开(公告)日:2025-05-13
申请号:CN202510430404.2
申请日:2025-04-08
Applicant: 南湖实验室
IPC: G06F13/36
Abstract: 本发明公开了一种基于SoC FPGA的SRIO传输系统及传输方法,属于数据传输技术领域,考虑了多种类型数据采集传输,采用AXI‑FULL总线这种带有内存地址访问的方式进行数据交互,并进行随机数据存取操作,从而在需要频繁读写不同地址的场景中提高效率;使用PS加PL架构芯片实现SRIO传输系统,利用PS加PL架构芯片的FPGA在SRIO传输系统中做出包含大数据接收模块、大数据发送模块、数据类型采集模块等模块的PL与PL数据交互单元,包含GPIO控制模块、寄存器参数配置模块等模块的数据管理和控制单元,以及SRIO单元,配合优化的数据处理流程,实现了一个多种数据交互且高性能,高可靠性的SRIO系统,尤其在处理SRIO等高速传输时,系统的数据传输效率可得到显著提升。