-
公开(公告)号:CN114841103B
公开(公告)日:2022-09-27
申请号:CN202210763399.3
申请日:2022-07-01
Applicant: 南昌大学
IPC: G06F30/331 , G06F30/327
Abstract: 本发明提出一种门级电路的并行仿真方法、系统、存储介质及设备,该方法包括:对电路结构文件中各个门节点连接的网络状态及各主输入节点的输入进行赋初始值,再从电路激励文件中获取各主输入门节点的激励信号,与其初始激励信号进行对比,若发生变化,则根据因变化的激励信号引起的网络状态的变化创建新的网表事件并加入到事件队列中,再对事件队列中的所有网表事件进行并行处理,以将网表事件对应的网络的状态值赋予相关联的门节点,并将该门节点加入到门队列中进行调度,门队列中各个门节点的电路求解逻辑相同,同时并行执行,相较于串行仿真极大减少了门级仿真所需的验证周期,对两个队列进行反复处理,以确保门级仿真的有序进行。
-
公开(公告)号:CN114841103A
公开(公告)日:2022-08-02
申请号:CN202210763399.3
申请日:2022-07-01
Applicant: 南昌大学
IPC: G06F30/331 , G06F30/327
Abstract: 本发明提出一种门级电路的并行仿真方法、系统、存储介质及设备,该方法包括:对电路结构文件中各个门节点连接的网络状态及各主输入节点的输入进行赋初始值,再从电路激励文件中获取各主输入门节点的激励信号,与其初始激励信号进行对比,若发生变化,则根据因变化的激励信号引起的网络状态的变化创建新的网表事件并加入到事件队列中,再对事件队列中的所有网表事件进行并行处理,以将网表事件对应的网络的状态值赋予相关联的门节点,并将该门节点加入到门队列中进行调度,门队列中各个门节点的电路求解逻辑相同,同时并行执行,相较于串行仿真极大减少了门级仿真所需的验证周期,对两个队列进行反复处理,以确保门级仿真的有序进行。
-