一种在多核处理器平台上HEVC多层次高效并行解码算法

    公开(公告)号:CN110337002A

    公开(公告)日:2019-10-15

    申请号:CN201910752152.X

    申请日:2019-08-15

    Inventor: 胡栋 张文祥 李毅

    Abstract: 本发明公开了一种基于多核处理器的多层次并行高效解码算法。本发明方法针对高清视频的巨大数据量和HEVC解码的超高处理复杂度问题,充分利用HEVC数据中的依赖性,提出了一种在多核处理器平台上的多层次并行解码算法。首先在像素解码重构模块利用CTU单元之间的数据依赖关系,实现基于CTU单元的波前并行算法;其次,在快速环路滤波模块,充分利用去方块滤波和样本自适应补偿之间的数据依赖关系,实现融合环路滤波算法;最后在二个模块之间引入流水线并行技术,实现解码器多层次高效并行解码算法。解码过程中,每一个任务由独立的线程执行,并被绑定到一个独立的核运行,充分利用了多核处理器的并行计算性能,提高了解码效率。

    一种在多核处理器平台上HEVC多层次并行解码方法

    公开(公告)号:CN110337002B

    公开(公告)日:2022-03-29

    申请号:CN201910752152.X

    申请日:2019-08-15

    Inventor: 胡栋 张文祥 李毅

    Abstract: 本发明方法针对高清视频的巨大数据量和HEVC解码的超高处理复杂度问题,充分利用HEVC数据中的依赖性,提出了一种在多核处理器平台上HEVC多层次并行解码方法。首先在像素解码重构模块利用CTU单元之间的数据依赖关系,实现基于CTU单元的波前并行算法;其次,在快速环路滤波模块,充分利用去方块滤波和样本自适应补偿之间的数据依赖关系,实现融合环路滤波算法;最后在二个模块之间引入流水线并行技术,实现解码器多层次高效并行解码算法。解码过程中,每一个任务由独立的线程执行,并被绑定到一个独立的核运行,充分利用了多核处理器的并行计算性能,提高了解码效率。

Patent Agency Ranking