-
公开(公告)号:CN110446043A
公开(公告)日:2019-11-12
申请号:CN201910728816.9
申请日:2019-08-08
Applicant: 南京邮电大学
IPC: H04N19/13 , H04N19/184 , H04N19/436
Abstract: 本发明属于HEVC视频编码的技术领域,简单概述为一种基于多核平台的HEVC细粒度并行编码方法。本发明方法针对HEVC标准中编码技术中的高计算复杂度和巨大数据量问题,利用TILE-Gx36多核处理器高性能并行能力,将视频序列中帧级编码工作划分成CTU级任务,并结合线程池技术,设计并行处理方案,加快视频序列的编码速度。本发明通过研究HEVC中CTU的帧内、帧间依赖关系,通过改进依赖关系,解决HEVC中WPP方案的逐帧编码问题,通过引用有向图换图表示依赖关系,具体使用到了邻接矩阵、入度矩阵设计CTU粒度并行方案,解决了CTU间的负载不均衡问题,从而充分利用核线程资源。最后针对此并行方案做了熵编码改进,加快编码速度,提高编码效率。