sigma-deltaPLL频率测量电路及方法

    公开(公告)号:CN103487648B

    公开(公告)日:2015-12-02

    申请号:CN201310441258.0

    申请日:2013-09-25

    Abstract: 本发明提供了一种sigma-delta PLL频率测量电路及方法。该电路包括从输入端开始顺次设置的整形电路、鉴相器、环路滤波器、ADC和延迟环节,且延迟环节的输出端经过计数器反馈输入至鉴相器;测频方法为:整形电路将待测信号滤波、放大后,转为同频率的方波信号;鉴相器测量方波信号与计数器输出信号的过零点时间差,并输出面积与时间差成正比的脉冲电流信号;环路滤波器对鉴相器的输出电流进行积分和滤波后转为电压信号;ADC将环路滤波器输出的模拟电压转为数字信号;延迟环节对ADC输出的数字信号进行延迟,据此确定待测信号的频率;计数器产生时钟周期与延迟后数字信号成正比的计数器输出信号并输入鉴相器。本发明进行频率测量的抗噪能力强、分辨率高且易于实现。

    sigma-deltaPLL频率测量电路及方法

    公开(公告)号:CN103487648A

    公开(公告)日:2014-01-01

    申请号:CN201310441258.0

    申请日:2013-09-25

    Abstract: 本发明提供了一种sigma-delta PLL频率测量电路及方法。该电路包括从输入端开始顺次设置的整形电路、鉴相器、环路滤波器、ADC和延迟环节,且延迟环节的输出端经过计数器反馈输入至鉴相器;测频方法为:整形电路将待测信号滤波、放大后,转为同频率的方波信号;鉴相器测量方波信号与计数器输出信号的过零点时间差,并输出面积与时间差成正比的脉冲电流信号;环路滤波器对鉴相器的输出电流进行积分和滤波后转为电压信号;ADC将环路滤波器输出的模拟电压转为数字信号;延迟环节对ADC输出的数字信号进行延迟,据此确定待测信号的频率;计数器产生时钟周期与延迟后数字信号成正比的计数器输出信号并输入鉴相器。本发明进行频率测量的抗噪能力强、分辨率高且易于实现。

    sigma-deltaPLL频率测量电路
    3.
    实用新型

    公开(公告)号:CN203479902U

    公开(公告)日:2014-03-12

    申请号:CN201320595613.5

    申请日:2013-09-25

    Abstract: 本实用新型提供了一种sigma-delta PLL频率测量电路。该电路包括从输入端开始顺次设置的整形电路、鉴相器、环路滤波器、ADC和延迟环节,且延迟环节的输出端经过计数器反馈输入至鉴相器;整形电路将待测信号滤波、放大后,转为同频率的方波信号;鉴相器测量方波信号与计数器输出信号的过零点时间差,并输出面积与时间差成正比的脉冲电流信号;环路滤波器对鉴相器的输出电流进行积分和滤波后转为电压信号;ADC将环路滤波器输出的模拟电压转为数字信号;延迟环节对ADC输出的数字信号进行延迟,据此确定待测信号的频率;计数器产生时钟周期与延迟后数字信号成正比的计数器输出信号并输入鉴相器。本实用新型进行频率测量的抗噪能力强、分辨率高且易于实现。

Patent Agency Ranking