-
公开(公告)号:CN112153355B
公开(公告)日:2022-10-14
申请号:CN202010920519.7
申请日:2020-09-04
Applicant: 南京信息工程大学
IPC: H04N9/04
Abstract: 本发明公开了一种基于FPGA的数字图像像素转换系统及方法,包括主机单元、缓存单元和FPGA图像转码单元;所述主机单元,用于输出初始格式的数字图像给FPGA图像转码单元,并接受换换后的图像数据;所述FPGA图像转码单元,设于FPGA芯片内,用于完成图像像素格式的转换;所述缓存单元,用于缓存图像数据。本发明提供了一种能够完成RGB数据格式图像转化为YCbCr数据格式图像的功能的系统,可以在保持图像质量的前提下,有效减少数字图像所占容量,提高数字图像的传输效率和处理效率。
-
公开(公告)号:CN112148667B
公开(公告)日:2023-12-19
申请号:CN202010921048.1
申请日:2020-09-04
Applicant: 南京信息工程大学
Abstract: 本发明公开了一种基于FPGA软核的缓存系统及方法,系统包括设于FPGA内的数据FIFO单元、消息FIFO单元以及用于输入输出数据的主机,还包括设于FPGA外部的片外RAM单元;数据FIFO单元负责数据信号的缓存传输以及发送请求信号,该单元包括分别完成读数据、写数据的读FIFO单元和写FIFO单元;消息FIFO用于获取并传输请求信号,以控制片外RAM、读FIFO单元以及写FIFO单元动作;片外RAM用于写入并缓存写FIFO单元输出的数据,并将数据传输至读FIFO单元。本发明设有三个缓存单元,利用了三缓存架构的优势,优化了数据信号和消息信号的传输结构,充分使用了架构中的三个FIFO缓存器单元,提升了缓存模块的工作速率,优化了工作效率,能够有效降低开发时的开发难度,减少了开发周期。
-
公开(公告)号:CN112153355A
公开(公告)日:2020-12-29
申请号:CN202010920519.7
申请日:2020-09-04
Applicant: 南京信息工程大学
IPC: H04N9/04
Abstract: 本发明公开了一种基于FPGA的数字图像像素转换系统及方法,包括主机单元、缓存单元和FPGA图像转码单元;所述主机单元,用于输出初始格式的数字图像给FPGA图像转码单元,并接受换换后的图像数据;所述FPGA图像转码单元,设于FPGA芯片内,用于完成图像像素格式的转换;所述缓存单元,用于缓存图像数据。本发明提供了一种能够完成RGB数据格式图像转化为YCbCr数据格式图像的功能的系统,可以在保持图像质量的前提下,有效减少数字图像所占容量,提高数字图像的传输效率和处理效率。
-
公开(公告)号:CN112148667A
公开(公告)日:2020-12-29
申请号:CN202010921048.1
申请日:2020-09-04
Applicant: 南京信息工程大学
Abstract: 本发明公开了一种基于FPGA软核的缓存系统及方法,系统包括设于FPGA内的数据FIFO单元、消息FIFO单元以及用于输入输出数据的主机,还包括设于FPGA外部的片外RAM单元;数据FIFO单元负责数据信号的缓存传输以及发送请求信号,该单元包括分别完成读数据、写数据的读FIFO单元和写FIFO单元;消息FIFO用于获取并传输请求信号,以控制片外RAM、读FIFO单元以及写FIFO单元动作;片外RAM用于写入并缓存写FIFO单元输出的数据,并将数据传输至读FIFO单元。本发明设有三个缓存单元,利用了三缓存架构的优势,优化了数据信号和消息信号的传输结构,充分使用了架构中的三个FIFO缓存器单元,提升了缓存模块的工作速率,优化了工作效率,能够有效降低开发时的开发难度,减少了开发周期。
-
-
-