一种基于任务迁移的片上热隐蔽信道攻击的防御方法

    公开(公告)号:CN114372264A

    公开(公告)日:2022-04-19

    申请号:CN202111635915.6

    申请日:2021-12-27

    Abstract: 本发明公开了一种基于任务迁移的片上热隐蔽信道攻击的防御方法,该防御方法步骤如下:建立误码率模型,对通信距离和误码率之间的关系进行建模;通过基于任务迁移的防御方法抑制热信号的传输。该方法可以增加这两个核心之间的通信距离,使热信号衰减从而破坏热隐蔽信道的传输。本发明提出的信道攻击检测与防御方法,平均包错误率高达84%以上,由任务迁移造成的时间开销和功耗开销相比动态调频调压和噪声干扰低,能够防御片上热隐蔽信道攻击,阻止信息泄露。

    一种基于OAM形态的存算一体计算模组

    公开(公告)号:CN119862151A

    公开(公告)日:2025-04-22

    申请号:CN202411787497.6

    申请日:2024-12-06

    Abstract: 本发明提供一种基于OAM形态的存算一体计算模组,用于集成不同类型的多个存算一体芯片并实现CPU和存算一体芯片间的通信,所述计算模组对外接口采用OAM协议设计的接口与外部UBB底板连接,计算模组包括:依次层叠连接的电源夹层卡、控制器卡和存算子卡,其中,电源夹层卡被配置为:采用OAM协议设计的电源接口进行电源转换,为控制器卡和存算子卡供电,为控制器卡和外部UBB底板上的CPU之间的数据信号传输提供通路;控制器卡被配置为:进行不同协议间的转换,以及存算子卡与外部UBB底板上的CPU间的通信和数据信号传输;存算子卡被配置为:存储数据信号并为一个或多个存算一体芯片提供芯片连接接口;通过芯片连接接口向与其连接的存算一体芯片传输数据信号。

    一种用于芯粒系统的基板掩模版复用的全局布线方法

    公开(公告)号:CN119849421A

    公开(公告)日:2025-04-18

    申请号:CN202411878065.6

    申请日:2024-12-19

    Abstract: 本发明提供一种用于芯粒系统的基板掩模版复用的全局布线方法,包括:获取基板的各层的布线参数和网表信息,网表信息包括多个线网各自的关联端口;将各层划分为多个网格节点,得到各层网格图;将各层的各个线网的关联端口映射到对应层的网格图中,根据关联端口的映射结果和连接关系,构建各层的各个线网的最小树,包括关联端口所属的网格节点和连接边;基于所述最小树,在各层网格图上构建各层的各个线网的布线有向无环图,包括根据线网的最小树构建的备选路径;根据布线参数以及基于多个指标构建的动态规划算法,从各层的各个线网的布线有向无环图中搜索布线路径,得到全局布线结果,所述指标包括掩模版复用区域的距离、布线长度和过孔数。

    一种支持芯粒间多种互连拓扑的接口系统和通信方法

    公开(公告)号:CN119513000A

    公开(公告)日:2025-02-25

    申请号:CN202411501478.2

    申请日:2024-10-25

    Abstract: 本发明提供了一种支持芯粒间多种互连拓扑的接口系统和通信方法,接口系统包括仲裁模块,用于执行仲裁操作,得到仲裁信息,包括:根据对片间通道进行分组仲裁以适应当下的芯粒互连拓扑形式,进而得到分组仲裁结果,对片内待传输的信号做仲裁以指定子通道进行信号传输,得到传输组别仲裁结果,不同的分组子通道能用于连接同一其他芯粒或者多个不同的其他芯粒;配置模块,用于根据分组仲裁结果,对片间通道进行分组配置等配置操作;片间通道模块,用于通过片间通道传输信号,包括:根据传输组别仲裁结果中指定的子通道传输对应的数据包;本发明可让芯粒在每个方向上就可以与多芯粒进行互连,由此适应丰富的片间互联拓扑形式、提高片间通道的利用率。

    面向存内计算的卷积神经网络加速器架构的自动综合方法

    公开(公告)号:CN118133911A

    公开(公告)日:2024-06-04

    申请号:CN202410212878.5

    申请日:2024-02-27

    Abstract: 本发明提供了一种面向存内计算的卷积神经网络加速器的自动综合方法,该方法能够基于卷积神经网络推理任务、存内计算加速器峰值功耗约束、存内计算加速器的硬件参数查找表,采用模拟退火方法得到筛选出在每个参数组合下的卷积神经网络权重复制候选策略,采用遗传方法得到选出性能最优的宏单元映射方案从而获得该方案对应的卷积神经网络权重复制候选策略、存内计算加速器硬件参数组合以及硬件资源分配方案。采用本发明的方法来生成存内计算加速器架构配置的方案大大减少了架构设计的专业门槛,提高了存内计算加速器设计的效率,节省了专家设计的成本,同时有效丰富了加速器架构配置方案的优化策略以保障存内加速器配置方案的设计质量。

    基于芯粒互联接口的集成电路自动化设计方法及装置

    公开(公告)号:CN118133760A

    公开(公告)日:2024-06-04

    申请号:CN202410232643.2

    申请日:2024-02-29

    Abstract: 本发明提出一种芯粒互联接口自动化设计方法和装置,包括:获取芯粒系统的设计目标;根据该设计目标,调整芯粒互联接口的网表模板,生成符合该设计目标的设计网表;根据该设计网表中各功能模块的属性,区分该设计网表中数字电路部分与模拟电路部分;通过数字集成电路布局布线工具,生成该数字电路部分的数字电路版图;使用模拟集成电路布局布线自动工具,生成该模拟电路部分的模拟电路版图;通过设定芯粒互联接口,合并该数字电路版图与该模拟电路版图,得到该设计目标下的最终电路版图。本发明能够自动合并这些版图,生成一个完整、高效、准确的芯粒互联接口。

    芯片接口及其测试方法
    10.
    发明公开

    公开(公告)号:CN117827560A

    公开(公告)日:2024-04-05

    申请号:CN202311700750.5

    申请日:2023-12-12

    Abstract: 提供一种芯片接口及其测试方法,该芯片接口包括:输入端口,用于接收来自外部测试路径的伪随机二进制PRBS测试序列;测试序列对比模块,用于将所述输入端口接收的所述PRBS测试序列与所述测试序列对比模块中的标准序列进行对比,并输出比较结果;测试序列生成模块,用于生成PRBS测试序列;输出端口,用于将所述测试序列生成模块生成的PRBS测试序列输出至外部测试路径。

Patent Agency Ranking