一种节省乘法器的数字滤波器及其实现方法

    公开(公告)号:CN112422102B

    公开(公告)日:2024-08-23

    申请号:CN202011163430.7

    申请日:2020-10-27

    Abstract: 本发明公开了一种节省乘法器的数字滤波器及其实现方法,包括左侧迭代结构,利用等效FIR滤波器系数的左侧部分系数进行迭代运算,作为滤波器左侧系数的滤波输出;中间对称结构,利用等效FIR滤波器系数的中间部分系数以及对称型结构滤波器进行运算,作为滤波器中间系数的滤波输出;右侧迭代结构,利用等效FIR滤波器系数的右侧部分系数进行迭代运算,作为滤波器右侧系数的滤波输出,将三部分输出进行求和得到等效的总滤波信号。本发明利用迭代结构,在滤波器的过渡带要求较窄的情况下,可以有效地减少滤波器实现所需的乘法器个数,从而降低滤波器里在数字系统中乘法器资源的消耗。

    一种基于FPGA的雷达信号检测与接收系统

    公开(公告)号:CN112924948A

    公开(公告)日:2021-06-08

    申请号:CN202110072354.7

    申请日:2021-01-20

    Abstract: 本发明公开了一种基于FPGA的雷达信号检测与接收系统,包括至少一个检测与接收通道,每一个检测与接收通道包括前端接收模块,用于接收空间中特定频段的雷达信号;高速收发器模块,用于对雷达射频信号与直流信号进行比较及采样,得到采样后的雷达信号;频率检测模块,用于对采样后的雷达信号进行频率检测,估算得到雷达信号的载波频率;下变频模块,用于根据载波频率产生对应频率的下变频载波信号,并与雷达信号相乘得到下变频信号;滤波抽取模块,用于对下变频信号进行滤波抽取处理,得到雷达基带信号。本发明实现了一种设计灵活、轻便的雷达信号检测与接收系统。

    一种基于FPGA的雷达信号检测与接收系统

    公开(公告)号:CN112924948B

    公开(公告)日:2024-04-05

    申请号:CN202110072354.7

    申请日:2021-01-20

    Abstract: 本发明公开了一种基于FPGA的雷达信号检测与接收系统,包括至少一个检测与接收通道,每一个检测与接收通道包括前端接收模块,用于接收空间中特定频段的雷达信号;高速收发器模块,用于对雷达射频信号与直流信号进行比较及采样,得到采样后的雷达信号;频率检测模块,用于对采样后的雷达信号进行频率检测,估算得到雷达信号的载波频率;下变频模块,用于根据载波频率产生对应频率的下变频载波信号,并与雷达信号相乘得到下变频信号;滤波抽取模块,用于对下变频信号进行滤波抽取处理,得到雷达基带信号。本发明实现了一种设计灵活、轻便的雷达信号检测与接收系统。

    旋转式X射线分层摄影检测系统与方法

    公开(公告)号:CN103278515A

    公开(公告)日:2013-09-04

    申请号:CN201310181921.8

    申请日:2013-05-16

    Abstract: 旋转式X射线分层摄影检测系统与方法,包括平面X射线探测器、载物台、旋转台、运动控制与数据计算装置和X射线管。其中,旋转台位于X射线管与X射线平面探测器之间,载物台位于旋转台上,运动控制与数据计算装置控制旋转台Z轴方向旋转、X轴方向平动,载物台X轴方向和Y轴方向平动,以及X射线平面探测器的X轴方向平动,并处理X射线平面探测器所获得的X射线图像。其检测方法是对被检测物体进行旋转扫描,被测物体旋转一周后获得被测物体的多角度X射线成像;对水平截面的成像进行组合叠加,以重建被检测物体的截面。本发明根据被检测物体的检测水平面面积大小和设定的判定准则,可对焊点缺陷进行判定;对被检测物体三维模型进行重建。

    一种基于FPGA的数字射频发射机

    公开(公告)号:CN110719115B

    公开(公告)日:2021-09-10

    申请号:CN201910932918.2

    申请日:2019-09-29

    Abstract: 本发明公开了一种基于FPGA的数字射频发射机,包括变频及编码模块、射频数模转换模块、合路滤波模块以及电调滤波模块。所述基于FPGA的数字射频发射机主要工作流程如下:数字基带信号经过LUT映射模块的变频和编码处理后得到为特定频段的1比特数字信号,通过射频数模转换模块转变为模拟射频信号,通过合路滤波模块以及电调滤波模块滤除模拟射频信号中噪声成分。本发明除了合路滤波模块和电调滤波模块,其他处理模块都是基于FPGA的数字模块;可定义特定频率和带宽的信号,调频范围宽,集成度高,以满足现代无线通信发射机的需求。

    一种节省乘法器的数字滤波器及其实现方法

    公开(公告)号:CN112422102A

    公开(公告)日:2021-02-26

    申请号:CN202011163430.7

    申请日:2020-10-27

    Abstract: 本发明公开了一种节省乘法器的数字滤波器及其实现方法,包括左侧迭代结构,利用等效FIR滤波器系数的左侧部分系数进行迭代运算,作为滤波器左侧系数的滤波输出;中间对称结构,利用等效FIR滤波器系数的中间部分系数以及对称型结构滤波器进行运算,作为滤波器中间系数的滤波输出;右侧迭代结构,利用等效FIR滤波器系数的右侧部分系数进行迭代运算,作为滤波器右侧系数的滤波输出,将三部分输出进行求和得到等效的总滤波信号。本发明利用迭代结构,在滤波器的过渡带要求较窄的情况下,可以有效地减少滤波器实现所需的乘法器个数,从而降低滤波器里在数字系统中乘法器资源的消耗。

    一种基于FPGA的数字射频发射机

    公开(公告)号:CN110719115A

    公开(公告)日:2020-01-21

    申请号:CN201910932918.2

    申请日:2019-09-29

    Abstract: 本发明公开了一种基于FPGA的数字射频发射机,包括变频及编码模块、射频数模转换模块、合路滤波模块以及电调滤波模块。所述基于FPGA的数字射频发射机主要工作流程如下:数字基带信号经过LUT映射模块的变频和编码处理后得到为特定频段的1比特数字信号,通过射频数模转换模块转变为模拟射频信号,通过合路滤波模块以及电调滤波模块滤除模拟射频信号中噪声成分。本发明除了合路滤波模块和电调滤波模块,其他处理模块都是基于FPGA的数字模块;可定义特定频率和带宽的信号,调频范围宽,集成度高,以满足现代无线通信发射机的需求。

Patent Agency Ranking