-
公开(公告)号:CN119988803A
公开(公告)日:2025-05-13
申请号:CN202510059996.1
申请日:2025-01-15
Applicant: 华南理工大学
IPC: G06F17/14 , G06F7/50 , G06F7/523 , G06F7/575 , G06F7/72 , G06F15/78 , G11C11/412 , G11C11/417 , G11C11/419
Abstract: 本发明公开了一种SRAM存算一体NTT加速器、芯片及电子设备,其中NTT加速器包括:存算一体蝶形单元、阵列译码器、控制器、模约简单元、列间数据路由器;存算一体蝶形单元用于加速NTT算法,实现两种蝶形运算操作,并存储一次蝶形运算的输入数据以及计算过程中产生的中间数据;阵列译码器和控制器用于控制各个存算一体蝶形单元在进行蝶形运算时的工作状态;模约简单元用于处理乘法器做完乘法后输出的数据的取模运算;列间数据路由器与每个蝶形单元的输入和输出相连,用于将初始数据写入蝶形单元内,并将每个阶段的计算结果传输到相应的单元,准备进行下一阶段的运算。本发明支持位并行运算,保证NTT的一个阶段的蝶形运算可以同时完成,最大化运算效率。
-
公开(公告)号:CN114626536B
公开(公告)日:2024-08-02
申请号:CN202210156132.8
申请日:2022-02-21
Applicant: 华南理工大学
Abstract: 本发明公开了一种处理组合优化问题的电路,包括全局随机数生成模块、翻转概率计算单元、接收决策模块、自旋更新单元、ROM、第一选择器以及若干局部能量单元;局部能量单元的输出与第一选择器相连接,第一选择器的输出以及概率翻转计算单元的输出均接入接收决策模块,接收决策模块的输出分别连接至自旋更新单元和局部能量单元,全局随机数生成模块生成的随机数输出至第一选择器、ROM和自旋更新单元,自旋更新单元的输出以及ROM的输出均接入局部能量单元的输入。本发明总体上通过数模混合的方法避免了量子计算机对于极端工作环境的要求和计算过程中遇到的问题,通过模拟伊辛模型的方式给出了一种解决组合优化问题的电路,可广泛应用于电路领域。
-
公开(公告)号:CN114626536A
公开(公告)日:2022-06-14
申请号:CN202210156132.8
申请日:2022-02-21
Applicant: 华南理工大学
Abstract: 本发明公开了一种处理组合优化问题的电路,包括全局随机数生成模块、翻转概率计算单元、接收决策模块、自旋更新单元、ROM、第一选择器以及若干局部能量单元;局部能量单元的输出与第一选择器相连接,第一选择器的输出以及概率翻转计算单元的输出均接入接收决策模块,接收决策模块的输出分别连接至自旋更新单元和局部能量单元,全局随机数生成模块生成的随机数输出至第一选择器、ROM和自旋更新单元,自旋更新单元的输出以及ROM的输出均接入局部能量单元的输入。本发明总体上通过数模混合的方法避免了量子计算机对于极端工作环境的要求和计算过程中遇到的问题,通过模拟伊辛模型的方式给出了一种解决组合优化问题的电路,可广泛应用于电路领域。
-
-