一种信号处理的方法以及相关装置

    公开(公告)号:CN118377002A

    公开(公告)日:2024-07-23

    申请号:CN202310104626.6

    申请日:2023-01-20

    Abstract: 本申请实施例提供了一种信号处理的方法以及相关装置,涉及光电技术领域,该方法包括:确定第一调频信号;将第一调频信号发送至激光器,以使得激光器根据第一调频信号,生成第一激光信号;获取第一反馈信号,第一反馈信号是第一激光信号在第一时段对应的部分信号;根据上述第一调频信号和上述第一反馈信号,确定第一预失真信号;基于该第一预失真信号,调节激光器的参数,以使得激光器根据第一调频信号生成第二激光信号。基于该方案,能够实时准确地校正激光器调频的非线性,进而有助于提升激光器进行目标物体检测的准确性。

    卷积运算系统和卷积运算方法
    2.
    发明公开

    公开(公告)号:CN115244504A

    公开(公告)日:2022-10-25

    申请号:CN202080098105.9

    申请日:2020-03-25

    Abstract: 本申请实施例公开了一种卷积运算系统,应用于数据处理领域。本申请的卷积运算系统包括第一转换模块和卷积处理模块,第一转换模块用于将具有第一格式的第一数据组转换为具有第二格式的第二数据组;卷积处理模块包括第一处理单元,第一处理单元用于处理第二数据组的卷积运算,以获得具有第二格式的第一卷积数据。其中,通过在卷积运算前,第一转换模块先转换第一数据组的格式,使得第一处理单元进行卷积运算时,无需进行2补码运算。因此可以减少第一处理单元的格式转换硬件,降低第一处理单元的功耗和面积。

    一种浮点数计算电路以及浮点数计算方法

    公开(公告)号:CN115812194A

    公开(公告)日:2023-03-17

    申请号:CN202080102852.5

    申请日:2020-10-31

    Abstract: 一种浮点数计算电路(100)以及浮点数计算方法,浮点数计算电路(100)包括的拆分电路(102)拆分第一浮点数的尾数部分与第二浮点数的尾数部分。指数处理电路(104)得到拆分后的各尾数部分的第二移位数。计算电路(105)根据拆分后的各尾数部分以及拆分后的各尾数部分的第二移位数计算第一浮点数与所述第二浮点数的尾数部分的乘积。该浮点数计算电路(100)可以把位数较大的浮点数拆分为位数较小的浮点数,从而采用较小位数的乘法器来计算该位数较大的浮点数,该浮点数计算电路(100)时序开销短,硬件设计代价低,合理的利用了乘法器的计算性能。

    一种浮点数计算电路以及浮点数计算方法

    公开(公告)号:CN115812194B

    公开(公告)日:2024-11-22

    申请号:CN202080102852.5

    申请日:2020-10-31

    Abstract: 一种浮点数计算电路(100)以及浮点数计算方法,浮点数计算电路(100)包括的拆分电路(102)拆分第一浮点数的尾数部分与第二浮点数的尾数部分。指数处理电路(104)得到拆分后的各尾数部分的第二移位数。计算电路(105)根据拆分后的各尾数部分以及拆分后的各尾数部分的第二移位数计算第一浮点数与所述第二浮点数的尾数部分的乘积。该浮点数计算电路(100)可以把位数较大的浮点数拆分为位数较小的浮点数,从而采用较小位数的乘法器来计算该位数较大的浮点数,该浮点数计算电路(100)时序开销短,硬件设计代价低,合理的利用了乘法器的计算性能。

    一种数据处理装置以及数据处理方法

    公开(公告)号:CN115280277A

    公开(公告)日:2022-11-01

    申请号:CN202080098682.8

    申请日:2020-03-16

    Abstract: 一种数据处理装置,包括:乘积计算电路,用于计算第一组乘积和第二组乘积,第一组乘积包括第一乘数的高N位与第一被乘数的乘积,以及第二乘数的高N位与第二被乘数的乘积,第二组乘积包括数据处理装置第一乘数的低N位与数据处理装置第一被乘数的乘积,以及第二乘数的低N位与数据处理装置第二被乘数的乘积,第一乘数和第二乘数均为2N位,N为正整数。累加电路,用于对第一组乘积和第二组乘积分别进行累加处理。通过将多组乘法运算中左移位数相同的部分积进行合并,并对合并后的结果分别进行累加运算,降低数据处理装置的逻辑开销。

    一种浮点数计算电路以及浮点数计算方法

    公开(公告)号:CN117178253A

    公开(公告)日:2023-12-05

    申请号:CN202180096895.1

    申请日:2021-08-31

    Abstract: 一种浮点数计算电路、浮点数计算方法以及计算装置,浮点数计算电路中的计算电路可以选择输出多个第一运算结果中的部分数据得到多个第一加法数据和多个第二加法数据。计算电路通过选择第一运算结果中部分数据的方式将多个位数较高的第一运算结果拆分为位数较低的多个第一加法数据和多个第二加法数据,进而,通过位宽较小的加法器将位数较低的多个第一加法数据、多个第二加法数据和多个第一运算结果做和可以得到第一尾数与第二尾数的乘积。计算第一浮点数与第二浮点数的尾数部分的乘积时所采用的加法器的位宽小,硬件设计代价低,更利于技术推广。

    一种图像处理器及图像处理设备
    7.
    发明公开

    公开(公告)号:CN116671096A

    公开(公告)日:2023-08-29

    申请号:CN202180081230.3

    申请日:2021-02-25

    Abstract: 本申请提供一种图像处理器及图像处理设备,涉及图像处理技术领域,用于降低图像处理器对图像进行SVGF处理时的性能需求。该图像处理器包括SVGF加速器,SVGF加速器包括:时域处理引擎,用于根据待处理图像的上一帧图像对待处理图像做时域滤波处理得到第一图像,第一图像中像素点的参数信息为第一参数信息;动量处理引擎包括:第一缓存器,用于缓存第一参数信息;动量计算电路,用于根据第一参数信息对第一图像做过滤动量处理得到第二图像,第二图像中像素点的参数信息为第二参数信息;空域处理引擎包括:第二缓存器,用于缓存第二参数信息;空域计算电路,用于根据第二参数信息对第二图像做空域滤波处理得到目标图像。

    发射机及干扰消除方法
    8.
    发明授权

    公开(公告)号:CN105493458B

    公开(公告)日:2019-01-08

    申请号:CN201480003559.8

    申请日:2014-08-01

    Inventor: 谢环 周小敏

    Abstract: 本发明实施例提供一种发射机及干扰消除方法。本发明实施例提供的发射包括:反馈对消模块、第一数字预失真器DPD和功率放大器PA;该反馈对消模块位于该发射机的反馈通道上,且该反馈对消模块分别与该PA及该第一DPD连接;该反馈对消模块用于根据反馈对消信号对该反馈通道的信号进行干扰对消,获取第一混合信号,并发送至该第一DPD;该第一DPD用于根据该第一混合信号及该第一发射通道上的第一基带信号进行线性预失真处理,产生第一预失真信号;该PA用于将待发射信号放大后通过天线进行发射,该待发射信号为该第一预失真信号或者根据该第一预失真信号获得的信号。本发明实施例可减小发射信号的失真。

    发射机及干扰消除方法
    9.
    发明公开

    公开(公告)号:CN105493458A

    公开(公告)日:2016-04-13

    申请号:CN201480003559.8

    申请日:2014-08-01

    Inventor: 谢环 周小敏

    CPC classification number: H04L25/03343 H04B2001/0425 H04L25/03847 H04L25/49

    Abstract: 本发明实施例提供一种发射机及干扰消除方法。本发明实施例提供的发射包括:反馈对消模块、第一数字预失真器DPD和功率放大器PA;该反馈对消模块位于该发射机的反馈通道上,且该反馈对消模块分别与该PA及该第一DPD连接;该反馈对消模块用于根据反馈对消信号对该反馈通道的信号进行干扰对消,获取第一混合信号,并发送至该第一DPD;该第一DPD用于根据该第一混合信号及该第一发射通道上的第一基带信号进行线性预失真处理,产生第一预失真信号;该PA用于将待发射信号放大后通过天线进行发射,该待发射信号为该第一预失真信号或者根据该第一预失真信号获得的信号。本发明实施例可减小发射信号的失真。

Patent Agency Ranking