-
公开(公告)号:CN112602031A
公开(公告)日:2021-04-02
申请号:CN201980055744.4
申请日:2019-06-24
Applicant: 北欧半导体公司
Inventor: 基莫·普萨里
IPC: G06F1/14 , G06F1/329 , H04N21/242
Abstract: 集成电路系统(2)包含第一处理模块4和第二处理模块6。所述第一处理模块(4)包含第一处理器(12)、第一时钟(10)和第一存储器(14);所述第二处理模块(6)包含第二处理器(18)、第二时钟(16)和第二存储器(20)。所述第一处理模块(4)向所述第二处理模块(6)发送时间标记信号,并且将所述第一时钟(10)的第一值存储到所述第一存储器(14),所述信号在所述第一时钟处发送。所述第二处理模块(6)将所述第二时钟(16)的第二值存储到所述第二存储器(20),所述信号在所述第二时钟处接收。所述第一处理模块(4)向所述第二处理模块(6)发送命令,其中所述命令包括任务相对于所述第一值的执行时间。所述第二处理模块(6)确定相对于所述第二值的所述任务的所述执行时间,并且在所述执行时间执行所述任务。
-
公开(公告)号:CN112602031B
公开(公告)日:2024-05-17
申请号:CN201980055744.4
申请日:2019-06-24
Applicant: 北欧半导体公司
Inventor: 基莫·普萨里
IPC: G06F1/14 , G06F1/329 , H04N21/242
Abstract: 集成电路系统(2)包含第一处理模块4和第二处理模块6。所述第一处理模块(4)包含第一处理器(12)、第一时钟(10)和第一存储器(14);所述第二处理模块(6)包含第二处理器(18)、第二时钟(16)和第二存储器(20)。所述第一处理模块(4)向所述第二处理模块(6)发送时间标记信号,并且将所述第一时钟(10)的第一值存储到所述第一存储器(14),所述信号在所述第一时钟处发送。所述第二处理模块(6)将所述第二时钟(16)的第二值存储到所述第二存储器(20),所述信号在所述第二时钟处接收。所述第一处理模块(4)向所述第二处理模块(6)发送命令,其中所述命令包括任务相对于所述第一值的执行时间。所述第二处理模块(6)确定相对于所述第二值的所述任务的所述执行时间,并且在所述执行时间执行所述任务。
-
公开(公告)号:CN108476042B
公开(公告)日:2021-12-14
申请号:CN201680075446.8
申请日:2016-10-31
Applicant: 北欧半导体公司
Abstract: 射频收发器装置,包括控制寄存器单元及中央处理单元,控制寄存器单元包括一个或多个寄存器,中央处理单元配置成通过内存总线访问一个或多个寄存器。该装置还包括序列发生器模块,其包括通过控制总线连接至中央处理单元的一个或多个配置寄存器且还包括一个或多个触发输入。序列发生器内存模块连接至序列发生器模块且配置成存储包括用以读取自及/或写入至控制寄存器单元内部的寄存器的指令的一个或多个读/写命令。序列发生器模块配置成当通过一个或多个触发输入中的至少一者而接收触发事件时执行一个或多个读/写命令。
-
公开(公告)号:CN108476042A
公开(公告)日:2018-08-31
申请号:CN201680075446.8
申请日:2016-10-31
Applicant: 北欧半导体公司
CPC classification number: G06F9/30101 , G06F9/3881 , H04B1/0003
Abstract: 射频收发器装置,包括控制寄存器单元及中央处理单元,控制寄存器单元包括一个或多个寄存器,中央处理单元配置成通过内存总线访问一个或多个寄存器。该装置还包括序列发生器模块,其包括通过控制总线连接至中央处理单元的一个或多个配置寄存器且还包括一个或多个触发输入。序列发生器内存模块连接至序列发生器模块且配置成存储包括用以读取自及/或写入至控制寄存器单元内部的寄存器的指令的一个或多个读/写命令。序列发生器模块配置成当通过一个或多个触发输入中的至少一者而接收触发事件时执行一个或多个读/写命令。
-
-
-