-
公开(公告)号:CN117478263A
公开(公告)日:2024-01-30
申请号:CN202311660305.0
申请日:2023-12-05
Applicant: 北京邮电大学
IPC: H04J3/06
Abstract: 本申请公开了一种时间同步方法、FPGA相位测量系统,所述方法包括:获取任意网络节点之间报文交换过程中产生的时间戳信号;分别测量每个网络节点的时间戳信号与本地时钟信号的相位差,并根据相位差分别校准本地时钟的时间戳。本申请通过在PHY层与MAC层之间的GMII接口处获取时间戳信号,无需额外设备支持就可完成测量工作,简化了时间同步的测量过程,节约了硬件资源成本;通过选取接收时间戳信号和本地时钟信号为被测对象,并且测量时间戳信号产生的相位误差值,既突破了由驱动时钟带来的硬件时间戳的精度限制,又满足技术标准化要求且通用性较强,由此达到了提高网络节点之间的时钟同步能力、满足纳秒级时间同步需求的技术效果。