一种基于混合式正交发生器结构的宽带低损耗移相器

    公开(公告)号:CN119833912A

    公开(公告)日:2025-04-15

    申请号:CN202411975899.9

    申请日:2024-12-30

    Abstract: 本发明提供了一种基于混合式正交发生器结构的宽带低损耗移相器,涉及移相器技术领域。该移相器的1阶II型PPF正交发生器的输出端与2阶Hybrid正交发生器的输入端连接,2阶Hybrid正交发生器的输出端与数字控制矢量合成加法器的输入端连接;混合式正交发生器输入的第一差分信号能够通过1阶II型PPF正交发生器对2阶Hybrid正交发生器进行幅度特性补偿,以输出超宽带、幅相平衡的正交信号;数字控制矢量合成加法器能够将输入的正交信号进行矢量合成。且各路第二差分信号为具有180°相位差的等幅信号。上述发生器能够有效降低移相器的插入损耗,使其的输出信号具有超宽带、高精度和低误差的优势。

    一种高精度计算锁相环带内相位噪声的方法

    公开(公告)号:CN109815625B

    公开(公告)日:2022-11-22

    申请号:CN201910129688.6

    申请日:2019-02-21

    Abstract: 本发明公开了一种高精度计算锁相环带内相位噪声的方法包括步骤:S1、对鉴频鉴相器和电荷泵电路进行仿真,获得电路的电流噪声PNOUT;S2、仿真振荡器核心的输出幅度有效值VRMS;S3、根据获得的电流噪声PNOUT和输出幅度有效值VRMS计算鉴频鉴相器和电荷泵等效到锁相环输出的相位噪声PNCP;S4、计算参考时钟等效到锁相环输出的相位噪声PNREF;S5、计算锁相环整体的带内相位噪声PNTotal。本发明采用的计算相位噪声方法易于操作,可以高精度拟合锁相环的带内相位噪声,为锁相环的设计提供整体仿真结果,有利于锁相环设计的迭代和优化。

    一种基于FPGA的SoC原型验证方法

    公开(公告)号:CN109491854B

    公开(公告)日:2022-03-22

    申请号:CN201710816451.6

    申请日:2017-09-12

    Abstract: 本发明公开了一种基于FPGA的SoC原型验证方法,所采用的原型验证系统由母板和子板两部分构成,所述母板的FPGA包含SoC待测模块(1)以及母板接口控制模块(2);子板通过测试连接器(3)与母板连接;子板FPGA包含子板接口控制模块(4)以及测试接口(5);母板接口控制模块(2)利用时分复用技术将待测模块信号压缩发送到子板接口控制模块(4),子板接口控制模块(4)提取并解析信号分配到测试接口(5),测试接口(5)与测试设备连接。本方法摆脱了原型验证系统FPGA存储资源有限,使用内建逻辑分析仪工具ChipScope受到测试信号位宽、采样深度限制,由于不需使用ChipScope,可以显著降低FPGA存储资源使用率,缩短FPGA实现过程,对提高验证测试效率有很高实用价值。

    一种通用可配置MSK或QPSK软扩频调制系统

    公开(公告)号:CN110719120B

    公开(公告)日:2021-08-13

    申请号:CN201910976001.2

    申请日:2019-10-15

    Abstract: 本发明公开了一种通用可配置MSK或QPSK软扩频调制系统,所述计数模块(1)通过多级联计数器实现扩频速率控制;所述基带数据存储模块(2)和基带数据提取模块(3)联合提取多比特基带数据;所述扩频码相位映射模块(5)根据多比特基带数据从所述扩频码缓存模块(4)选取相应相位扩频码输出;扩频码经过扩频码差分编码模块(6)、扩频码串并转换模块(7)、扩频码星座图映射模块(8)和扩频码采用输出模块(9)后形成扩频数据流;所述扩频数据流在MSK模式下经过所述NCO混频模块输出调制结果,在QPSK模式下经过所述成型滤波模块(11)输出或直接输出调制结果。本发明可灵活配置QPSK或MSK模式,且每种模式下软扩频相关参数也可动态配置,通用性强。

    一种可编程毫米波数字功率放大器

    公开(公告)号:CN108155880B

    公开(公告)日:2021-08-13

    申请号:CN201711192865.2

    申请日:2018-02-22

    Abstract: 本发明公开一种可编程毫米波数字功率放大器,包括:NMOS放大管M0、M1,NMOS开关管M2、M3、M4、M5,偏置电阻R1、偏置电阻R2,隔直电容C1、C2,中和电容C3、C4,共模抑制电感L1,差分转单端变压器TF1。毫米波射频差分信号经隔直电容C1、C2输入,经放大管M2、M3、M4、M5放大输出。本发明通过数字控制信号D0、数字控制信号D1控制开关管M0、M1的导通与否,进而控制放大管的导通与否,从而控制放大器的输出功率,解决了传统毫米波功率放大器输出功率不可调节的缺点。本发明结构简单,集成度高,可以用于毫米波功率放大器和其他毫米波集成电路系统设计中,实现输出功率数字编程,提高功率放大器和系统的功率回退效率。

    一种多通道相位校准电路和方法

    公开(公告)号:CN112034430A

    公开(公告)日:2020-12-04

    申请号:CN202010835122.8

    申请日:2020-08-19

    Abstract: 本发明公开一种多通道相位校准电路和方法,包括:发射通道智能校准单元,相位数字控制器和接收通道智能校准单元,所述发射通道智能校准单元包括:多路合一功合器、第一功率检测器、第一极大值寄存器;所述接收通道智能校准单元包括:开关、第二功率检测器、第二极大值寄存器;本发明的优点是:实现简单,利用相控阵多通道芯片自身集成的数字移相器,收发链路只增加少数的电路,即可完成多通道多相位的相位校准,算法简单,降低校准难度,且为机器自动控制遍历,减轻了人工校准的负担,大规模提升了通道校准的速度,有效提高相控阵雷达大批量的快速投入应用。通过遍历移相器控制位,使用极大值寄存器,可获得功率最大时的移相器控制位。

    一种通用可配置MSK或QPSK直序扩频调制系统及方法

    公开(公告)号:CN110336581B

    公开(公告)日:2020-11-13

    申请号:CN201910616133.4

    申请日:2019-07-09

    Abstract: 本发明公开了一种通用可配置MSK或QPSK直序扩频调制系统及方法,其中,所述输出速率控制模块(1)通过多级联计数器实现扩频速率控制;所述数据流控制模块(2)实现按扩频速率形成基带数据流;所述MSK/QPSK复用扩频过程模块(3)完成差分编码、串并转换、扩频码映射和星座图映射等扩频功能;MSK模式下扩频数据流经过所述NCO混频模块(4)输出调制结果,QPSK模式下扩频数据流经过所述成型滤波模块输出或直接输出调制结果。本发明能可选实现QPSK或MSK扩频调制运算,且码速率、PN码长度内容等均可动态配置,避免重复设计。

    一种高精度计算锁相环带内相位噪声的方法

    公开(公告)号:CN109815625A

    公开(公告)日:2019-05-28

    申请号:CN201910129688.6

    申请日:2019-02-21

    Abstract: 本发明公开了一种高精度计算锁相环带内相位噪声的方法包括步骤:S1、对鉴频鉴相器和电荷泵电路进行仿真,获得电路的电流噪声PNOUT;S2、仿真振荡器核心的输出幅度有效值VRMS;S3、根据获得的电流噪声PNOUT和输出幅度有效值VRMS计算鉴频鉴相器和电荷泵等效到锁相环输出的相位噪声PNCP;S4、计算参考时钟等效到锁相环输出的相位噪声PNREF;S5、计算锁相环整体的带内相位噪声PNTotal。本发明采用的计算相位噪声方法易于操作,可以高精度拟合锁相环的带内相位噪声,为锁相环的设计提供整体仿真结果,有利于锁相环设计的迭代和优化。

Patent Agency Ranking