-
公开(公告)号:CN112751569B
公开(公告)日:2024-07-05
申请号:CN202011565668.2
申请日:2020-12-25
Applicant: 北京航星机器制造有限公司
Abstract: 本发明涉及一种交流B码解码电路及解码方法,属于交流B码解码技术领域,解决了现有交流B码解码过程存在的电路复杂度高、器件成本高的问题。一种交流B码解码电路,所述电路包括:比较器、RC电路、D触发器、累加器、数字低通滤波器及解码器;其中,所述比较器,正输入端用于接收基准电压,负输入端用于连接所述RC电路的分压端,输出端连接所述D触发器的输入端;所述D触发器的输出端分别连接所述累加器的输入端和所述RC电路的反馈端;所述RC电路的输入端用于接收所述交流B码;所述累加器的输出端连接所述数字低通滤波器的输入端,所述数字低通滤波器的输出端与所述解码器的输入端相连,所述解码器的输出端用于输出解码得到的时间信息。
-
公开(公告)号:CN112751569A
公开(公告)日:2021-05-04
申请号:CN202011565668.2
申请日:2020-12-25
Applicant: 北京航星机器制造有限公司
Abstract: 本发明涉及一种交流B码解码电路及解码方法,属于交流B码解码技术领域,解决了现有交流B码解码过程存在的电路复杂度高、器件成本高的问题。一种交流B码解码电路,所述电路包括:比较器、RC电路、D触发器、累加器、数字低通滤波器及解码器;其中,所述比较器,正输入端用于接收基准电压,负输入端用于连接所述RC电路的分压端,输出端连接所述D触发器的输入端;所述D触发器的输出端分别连接所述累加器的输入端和所述RC电路的反馈端;所述RC电路的输入端用于接收所述交流B码;所述累加器的输出端连接所述数字低通滤波器的输入端,所述数字低通滤波器的输出端与所述解码器的输入端相连,所述解码器的输出端用于输出解码得到的时间信息。
-
公开(公告)号:CN112583512B
公开(公告)日:2023-04-11
申请号:CN202011438615.4
申请日:2020-12-10
Applicant: 北京航星机器制造有限公司
IPC: H04J3/06
Abstract: 一种时间同步装置和方法,装置包括:主时钟模块,用于生成本地主时钟;同步模块,用于与上级主设备进行数据通信,获取恢复时钟信息;将通信数据中的时间同步信息发送给信息处理模块;备份模块,用于备份所述主时钟,存储信息处理模块发送的时间同步信息;时钟检测模块,用于检测主时钟模块和同步模块是否出现故障,根据检测结果,向时钟切换模块发送相应的时钟切换控制信号;时钟切换模块,用于时钟切换,向信息处理模块发送切换后的系统时钟信号以及控制信号;信息处理模块,用于启动同步模块,调整本设备的系统时间,使本设备与上级主设备的时间同步;向备份模块发送所述时间同步信息或者获取备份模块存储的多组所述时间同步信息。
-
公开(公告)号:CN112202690B
公开(公告)日:2022-11-15
申请号:CN202011054860.5
申请日:2020-09-28
Applicant: 北京航星机器制造有限公司
IPC: H04L49/552 , H04L49/55 , H04L12/40
Abstract: 本发明涉及一种基于交换和环网冗余的高速总线网络,其网络拓扑结构中包括N个交换节点和M*N个终端节点;每一个交换节点与M个终端节点首尾相连组成环网,N个交换节点之间按星型结构互联,构成一个交换+环网的复合网络结构;在所述复合网络结构中,交换节点作为网络的核心节点,对全网的数据交互和通信互联进行通信调度,使整个网络在一个全局统一时间内,达到同步稳定状态,避免传输冲突的发生;终端节点作为网络的数据终端,用于通信数据流的产生和接收处理。本发明实现了大数据块高带宽和小数据块高实时的并行调度,既能满足航电系统对高通信速率的要求,又可以保证实时消息的确定性,并有效提升总线网络的可靠性,满足航电系统的复杂需求。
-
公开(公告)号:CN112751640A
公开(公告)日:2021-05-04
申请号:CN202011563064.4
申请日:2020-12-25
Applicant: 北京航星机器制造有限公司
IPC: H04J3/06
Abstract: 本发明涉及时间同步技术领域,尤其涉及一种基于交流B码的千兆网NTP时间服务器,解决了现有技术缺乏将交流B码用于NTP时间服务器中的时间同步的问题。NTP时间服务器包括:交流B码解码电路、microblaze软核处理器、DDR3控制器、千兆MACIP核及千兆PHY芯片;其中,所述DDR3控制器、所述交流B码解码电路、所述千兆MACIP核分别与所述microblaze软核处理器相连;所述千兆MACIP核外接所述千兆PHY芯片,所述千兆PHY芯片外接NTP数据传输接口;所述microblaze软核处理器将读取到的所述交流B码解码电路解码得到的直流DC码格式的时间信息转换为NTP格式的时间信息,并将转换后的NTP格式的时间信息填到NTP协议中,然后经由千兆MACIP核及PHY芯片输出NTP格式的时间信息至NTP数据传输接口。
-
公开(公告)号:CN104467924B
公开(公告)日:2017-05-31
申请号:CN201410771450.0
申请日:2014-12-12
Applicant: 北京航星机器制造有限公司
IPC: H04B5/00
CPC classification number: H04B10/0795 , G02B6/3604 , H04B5/00 , H04B10/275 , H04B10/40 , H04B10/80 , H04B17/391
Abstract: 本发明公开了一种用于相对旋转物体之间的数据传输系统及系统设计方法,系统包括数据采集装置、一分N1分路器、N1个发射装置、N2合一合路器、N2个接收装置和数据处理装置,N1个发射装置和一分N1分路器设置在一个相对旋转体上,N2合一合路器和N2个接收装置设置在另一个相对旋转体上,发射装置和所述接收装置中的一方在其闭合的运动轨迹上均匀布置,另一方相邻两个之间的设置间隔最大为其闭合运动轨迹除其本身个数再减去前一方的工作范围,N1个发射装置和N2个所收装置中彼此工作范围重合的一对或几对进行数据传输。本发明的装置和方法有效地降低了发射装置和接收装置的成本,提高了传输速率。
-
公开(公告)号:CN112751640B
公开(公告)日:2022-11-15
申请号:CN202011563064.4
申请日:2020-12-25
Applicant: 北京航星机器制造有限公司
IPC: H04J3/06
Abstract: 本发明涉及时间同步技术领域,尤其涉及一种基于交流B码的千兆网NTP时间服务器,解决了现有技术缺乏将交流B码用于NTP时间服务器中的时间同步的问题。NTP时间服务器包括:交流B码解码电路、microblaze软核处理器、DDR3控制器、千兆MACIP核及千兆PHY芯片;其中,所述DDR3控制器、所述交流B码解码电路、所述千兆MACIP核分别与所述microblaze软核处理器相连;所述千兆MACIP核外接所述千兆PHY芯片,所述千兆PHY芯片外接NTP数据传输接口;所述microblaze软核处理器将读取到的所述交流B码解码电路解码得到的直流DC码格式的时间信息转换为NTP格式的时间信息,并将转换后的NTP格式的时间信息填到NTP协议中,然后经由千兆MACIP核及PHY芯片输出NTP格式的时间信息至NTP数据传输接口。
-
公开(公告)号:CN112583512A
公开(公告)日:2021-03-30
申请号:CN202011438615.4
申请日:2020-12-10
Applicant: 北京航星机器制造有限公司
IPC: H04J3/06
Abstract: 一种时间同步装置和方法,装置包括:主时钟模块,用于生成本地主时钟;同步模块,用于与上级主设备进行数据通信,获取恢复时钟信息;将通信数据中的时间同步信息发送给信息处理模块;备份模块,用于备份所述主时钟,存储信息处理模块发送的时间同步信息;时钟检测模块,用于检测主时钟模块和同步模块是否出现故障,根据检测结果,向时钟切换模块发送相应的时钟切换控制信号;时钟切换模块,用于时钟切换,向信息处理模块发送切换后的系统时钟信号以及控制信号;信息处理模块,用于启动同步模块,调整本设备的系统时间,使本设备与上级主设备的时间同步;向备份模块发送所述时间同步信息或者获取备份模块存储的多组所述时间同步信息。
-
公开(公告)号:CN109617534A
公开(公告)日:2019-04-12
申请号:CN201811436258.0
申请日:2018-11-28
Applicant: 北京航星机器制造有限公司
IPC: H03F3/70
Abstract: 本发明公开了一种电荷放大器,包括:模拟开关模块、电荷信号调理模块、校正电荷产生模块和控制处理模块,所述模拟开关模块的输入端与所述控制处理模块连接,所述模拟开关模块的输出端与所述电荷信号调理模块的输入端连接,所述电荷信号调理模块的输出端与所述控制处理模块的输入端连接,所述校正电荷产生模块的输入端与所述控制处理模块的输出端连接。本发明可以在在不需要连接外部测试设备的情况下,自动完成电荷放大器的校正测试,降低了校正测试的成本,并且节省了测试时间。
-
公开(公告)号:CN112202690A
公开(公告)日:2021-01-08
申请号:CN202011054860.5
申请日:2020-09-28
Applicant: 北京航星机器制造有限公司
IPC: H04L12/939 , H04L12/40
Abstract: 本发明涉及一种基于交换和环网冗余的高速总线网络,其网络拓扑结构中包括N个交换节点和M*N个终端节点;每一个交换节点与M个终端节点首尾相连组成环网,N个交换节点之间按星型结构互联,构成一个交换+环网的复合网络结构;在所述复合网络结构中,交换节点作为网络的核心节点,对全网的数据交互和通信互联进行通信调度,使整个网络在一个全局统一时间内,达到同步稳定状态,避免传输冲突的发生;终端节点作为网络的数据终端,用于通信数据流的产生和接收处理。本发明实现了大数据块高带宽和小数据块高实时的并行调度,既能满足航电系统对高通信速率的要求,又可以保证实时消息的确定性,并有效提升总线网络的可靠性,满足航电系统的复杂需求。
-
-
-
-
-
-
-
-
-