-
公开(公告)号:CN118631415A
公开(公告)日:2024-09-10
申请号:CN202410775822.0
申请日:2024-06-17
Applicant: 北京联合大学 , 北京微电子技术研究所
IPC: H04L9/00
Abstract: 本发明提供一种面向FPGA的侧信道测量配置及其控制方法,所述测量配置包括目标FPGA芯片及其板级,其被配置为实现加密和解密过程,并输出原始瞬时电压信号;上位机,其被配置为用于进行数字电路设计并生成比特流文件,进行软件加密,以及接收示波器采集的功耗曲线并存储;下载器,其被配置为用于将所述上位机生成的比特流文件烧录至目标FPGA芯片;三级运算放大器,其被配置为将所述目标FPGA芯片及其板级输出的原始瞬时电压信号进行放大输出;示波器,其被配置为用于采集所述三级运算放大器输出的信号,形成功耗曲线并输出至所述上位机进行进一步分析。本发明针对FPGA芯片本身的安全性提出,针对的是真实应用场景下FPGA原生配置架构的侧信道脆弱性问题。