-
公开(公告)号:CN105430867B
公开(公告)日:2018-01-05
申请号:CN201510752221.9
申请日:2015-11-06
Applicant: 北京空间机电研究所
Abstract: 一种用于CCD相机的降噪电路,根据电磁带隙理论,设计出一种适用于高速模数混合电路的新颖平面电磁带隙结构。该电磁带隙结构主要是由重复的电磁带隙基本单元组成。其中基本单元由桥接连线和小块组成。它是利用金属单元与电介质的特殊连接关系,形成局域的电容与电感谐振单元,利用结构单元本身的谐振效应,通过形成的高阻平面来抑制谐振频率附近的表面波传播,从而形成电磁频率带隙。把这种电磁带隙结构应用于高速CCD相机电路中,实现了高速CCD相机电路噪声的抑制。实现了电磁带隙理论在工程中的应用。
-
公开(公告)号:CN102916914B
公开(公告)日:2015-05-27
申请号:CN201210352405.2
申请日:2012-09-21
Applicant: 北京空间机电研究所
IPC: H04L25/02
Abstract: 一种模拟前端的数据接收处理系统,用于对一个或多个模拟前端芯片进行异步数据采集、数据串-并转换、数据同步处理及数据格式处理等工作。主要包括信号接收处理模块、数据移位及串并处理模块、FIFO数据同步处理模块。信号接收处理模块完成输入信号的差分形式转单端形式的类型转换,数据移位及串并处理模块完成对模拟前端芯片异步数据采集及串并转换功能,FIFO数据同步处理模块完成数据写入信号与数据读出信号的不同时钟域实现,读出数据与系统主时钟实现同步设计输出,同时对数据奇、偶标识位输出不同数值作为奇偶标记数据。本发明数据接收处理系统数据传输速率较高、数据传输具有高抗干扰能力,数据处理具有较高的可靠性。
-
公开(公告)号:CN104200846A
公开(公告)日:2014-12-10
申请号:CN201410353069.2
申请日:2014-07-23
Applicant: 北京空间机电研究所
IPC: G11C29/56
Abstract: 本发明涉及应用于航天相机电子学中地面部分的一种嵌入式PROM测试系统及实现方法,包括上位机、测试FPGA、自定义接口以及存储单元。测试时,上位机将软核开发模块生成的软核代码和硬核开发模块生成的硬核代码合并后传送给测试FPGA;上位机将调试指令传送给测试FPGA后,资源调用模块从存储单元中读取PROM的测试数据,通过自定义接口模块对被测PROM进行配置和测试操作;测试结果返回给上位机,完成对PROM的功能测试。本发明大大缩短了PROM测试模块的开发时间,同时具有更高的可靠性。由于本发明简化了验证模块编写中的底层设计细节问题,使得不同项目不同型号的PROM只需要经过合理的参数配置就可以通过嵌入式方法与系统连接并进行测试,提高了设计的复用性和通用性。
-
公开(公告)号:CN102256047B
公开(公告)日:2013-06-19
申请号:CN201110214264.3
申请日:2011-07-28
Applicant: 北京空间机电研究所
Abstract: 本发明公开了一种基于滤波的2×2数字BINNING系统,包括模式选择模块、边界处理模块、双三次方滤波模块、双线性滤波模块和列下采样模块,其中模式选择模块用于确定双线性滤波模式或双三次方滤波模式,并将图像数据输出到对应的滤波模块;双三次方滤波模块和双线性滤波模块分别对输入的图像数据进行双三次方滤波处理和双线性滤波处理后输出到列下采样模块;列下采样模块对输入的图像数据进行列方向的下采样后输出。本发明解决了线阵CCD器件模拟BINNING技术对合并像素进行简单相加,而造成的丢失部分细节信息以及遥感图像对比度和MTF的下降的问题。
-
公开(公告)号:CN102916914A
公开(公告)日:2013-02-06
申请号:CN201210352405.2
申请日:2012-09-21
Applicant: 北京空间机电研究所
IPC: H04L25/02
Abstract: 一种模拟前端的数据接收处理系统,用于对一个或多个模拟前端芯片进行异步数据采集、数据串-并转换、数据同步处理及数据格式处理等工作。主要包括信号接收处理模块、数据移位及串并处理模块、FIFO数据同步处理模块。信号接收处理模块完成输入信号的差分形式转单端形式的类型转换,数据移位及串并处理模块完成对模拟前端芯片异步数据采集及串并转换功能,FIFO数据同步处理模块完成数据写入信号与数据读出信号的不同时钟域实现,读出数据与系统主时钟实现同步设计输出,同时对数据奇、偶标识位输出不同数值作为奇偶标记数据。本发明数据接收处理系统数据传输速率较高、数据传输具有高抗干扰能力,数据处理具有较高的可靠性。
-
公开(公告)号:CN102445193A
公开(公告)日:2012-05-09
申请号:CN201110280065.2
申请日:2011-09-20
Applicant: 北京空间机电研究所
IPC: G01C11/02
Abstract: 一种焦平面电路关键信号交叉备份保护系统,包括时钟交叉备份保护模块、同步检测保护模块和三线串口控制保护模块。时钟交叉备份保护模块对输入端的时钟信号交叉备份,避免时钟检测信号发生振荡,交叉备份保护在上电期间完成。同步检测保护模块利用受保护的内部时钟检测输入的两路同步信号,利用多次采样同步上升和下降沿消除输入端同步信号毛刺的影响。三线串口控制保护模块利用外部两路三线串口强制选择时钟信号和同步信号,形成对时钟和同步信号的二级保护措施。本发明极大提高了焦平面电路的可靠性,同时对焦平面电路电磁兼容性设计和热设计影响极小。
-
公开(公告)号:CN104735369B
公开(公告)日:2017-11-28
申请号:CN201510134652.9
申请日:2015-03-25
Applicant: 北京空间机电研究所
Abstract: 一种航天超大面阵CCD视频信号实时处理方法,目的是要解决航天超大面阵CCD视频信号实时处理的困难。本发明为满足超大面阵CCD视频信号实时处理所需要高速大容量系数,同时兼顾航天电子系统满足空间恶劣环境的要求,以FPGA为核心处理器件,外部配合大容量、高可靠Flash存储器件以及高速、高可靠DDR存储器件来完成视频信号实时处理。超大面阵CCD的像元响应不一致性较大,必须要进行像元响应不一致性校正,同时由于超大面阵CCD必须要在列方向上对像元响应不一致性进行校正,所以所需要的系数非常庞大。本发明便提供了一种能实时进行像元响应不一致性校正的方法,以提高探测器的成像性能。
-
公开(公告)号:CN104200846B
公开(公告)日:2017-05-10
申请号:CN201410353069.2
申请日:2014-07-23
Applicant: 北京空间机电研究所
IPC: G11C29/56
Abstract: 本发明涉及应用于航天相机电子学中地面部分的一种嵌入式PROM测试系统及实现方法,包括上位机、测试FPGA、自定义接口以及存储单元。测试时,上位机将软核开发模块生成的软核代码和硬核开发模块生成的硬核代码合并后传送给测试FPGA;上位机将调试指令传送给测试FPGA后,资源调用模块从存储单元中读取PROM的测试数据,通过自定义接口模块对被测PROM进行配置和测试操作;测试结果返回给上位机,完成对PROM的功能测试。本发明大大缩短了PROM测试模块的开发时间,同时具有更高的可靠性。由于本发明简化了验证模块编写中的底层设计细节问题,使得不同项目不同型号的PROM只需要经过合理的参数配置就可以通过嵌入式方法与系统连接并进行测试,提高了设计的复用性和通用性。
-
公开(公告)号:CN104735371A
公开(公告)日:2015-06-24
申请号:CN201510134678.3
申请日:2015-03-25
Applicant: 北京空间机电研究所
Abstract: 一种基于CCD数字模型的用于仿真的数据源建立方法,AD对CCD模拟信号进行相关双采样到n个不同数据,用n个数字信号模拟CCD模拟信号。在使用AD进行仿真时,需要通过AD的采样值确定被测软件配置AD时设置的采样位置,按照AD对CCD模拟信号相关双采样特点,通过差值唯一的序列确定AD采样的数值,从而确定采样位置。因此建立CCD模拟信号的数字模型,通过n个数字信号模拟CCD模拟信号,找到一个包含n个数的序列,序列中任意两数的差唯一,以此n个数作为模拟信号数字模型的值。本发明用于航天遥感相机视频电路FPGA软件系统仿真中,解决数字仿真中无法提供模拟信号源的问题,实现系统仿真自动化验证,提高仿真效率。
-
公开(公告)号:CN104735369A
公开(公告)日:2015-06-24
申请号:CN201510134652.9
申请日:2015-03-25
Applicant: 北京空间机电研究所
Abstract: 一种航天超大面阵CCD视频信号实时处理方法,目的是要解决航天超大面阵CCD视频信号实时处理的困难。本发明为满足超大面阵CCD视频信号实时处理所需要高速大容量系数,同时兼顾航天电子系统满足空间恶劣环境的要求,以FPGA为核心处理器件,外部配合大容量、高可靠Flash存储器件以及高速、高可靠DDR存储器件来完成视频信号实时处理。超大面阵CCD的像元响应不一致性较大,必须要进行像元响应不一致性校正,同时由于超大面阵CCD必须要在列方向上对像元响应不一致性进行校正,所以所需要的系数非常庞大。本发明便提供了一种能实时进行像元响应不一致性校正的方法,以提高探测器的成像性能。
-
-
-
-
-
-
-
-
-