-
公开(公告)号:CN105071870B
公开(公告)日:2017-04-05
申请号:CN201510382357.5
申请日:2015-07-02
Applicant: 北京理工大学
IPC: H04B17/12
Abstract: 本发明涉及一种用于通道捷变差分测量的时隙设计方法,该方法属于微波信号测量领域。本发明将多通道信号接入N入1出的通道切换网络;预设初始的通道切换时隙值,使得通道切换网络以整数倍码元周期,N入1出通道切换网络每经过一个整数倍码元周期,便切换到下一个通道,通道切换网络的串行输出信号接入幅相一致性测试仪,解算出N通道中每个通道信号包含的绝对幅度和绝对相位信息,解算出的N通道中各个通道信号包含的绝对幅度和相位信息进行绘制幅度曲线图和相位曲线图,找到幅相关系值趋于稳定所对应的通道切换时隙值;通过逐次逼近的方法最终确定最优时隙值,提高了多通道幅相测试系统中幅度和相位值的测量准确度,提高了系统性能。
-
公开(公告)号:CN105553507B
公开(公告)日:2018-02-02
申请号:CN201510971541.3
申请日:2015-12-22
Applicant: 北京理工大学
IPC: H04B1/7075
Abstract: 本发明公开了基于FFT全相干累积时频域并行捕获方法,旨在实现低信噪比、大频偏、突发直接序列扩频信号的快速捕获。本发明有两大实现部分:基于FFT的伪码相关和基于FFT的全相干累积。采用两个符号相关和补零FFT方法进一步降低了伪码相关过程中的sinc损耗和累积过程中的扇贝损耗。该并行捕获方法通过大量中间数据信息的缓存和基于FFT的并行处理架构降低了处理资源消耗,在短时间内累积得到很高的相关峰信噪比,在并行搜索伪码相位的过程中同时高精度地估计出多普勒频偏,降低了平均捕获时间。
-
公开(公告)号:CN105577230B
公开(公告)日:2018-01-16
申请号:CN201510971633.1
申请日:2015-12-22
Applicant: 北京理工大学
IPC: H04B1/7075 , H04B1/7077
Abstract: 本发明公开了收敛函数改进的Tong检测判决方法,旨在通过设置计数变量对应的正、负计数步进,来控制搜索速度,在一定的虚警概率下提高检测概率。本方法主要有三个步骤,步骤一:设置计数初值和上限,设计正、负步进与计数变量之间的函数关系。步骤二:搜索时频单元,如果检验统计量大于门限,则K值加上对应的A+,否则K值减去对应的A‑。步骤三:对计数变量K进行判决。本方法主要根据具体环境条件来分别设计正、负计数步进和计数变量之间的函数关系,协调有信号单元和无信号单元的搜索速度,从而提高接收机灵敏度。
-
公开(公告)号:CN105577230A
公开(公告)日:2016-05-11
申请号:CN201510971633.1
申请日:2015-12-22
Applicant: 北京理工大学
IPC: H04B1/7075 , H04B1/7077
CPC classification number: H04B1/7077 , H04B1/7075 , H04B1/70754
Abstract: 本发明公开了收敛函数改进的Tong检测判决方法,旨在通过设置计数变量对应的正、负计数步进,来控制搜索速度,在一定的虚警概率下提高检测概率。本方法主要有三个步骤,步骤一:设置计数初值和上限,设计正、负步进与计数变量之间的函数关系。步骤二:搜索时频单元,如果检验统计量大于门限,则K值加上对应的A+,否则K值减去对应的A-。步骤三:对计数变量K进行判决。本方法主要根据具体环境条件来分别设计正、负计数步进和计数变量之间的函数关系,协调有信号单元和无信号单元的搜索速度,从而提高接收机灵敏度。
-
公开(公告)号:CN105553507A
公开(公告)日:2016-05-04
申请号:CN201510971541.3
申请日:2015-12-22
Applicant: 北京理工大学
IPC: H04B1/7075
CPC classification number: H04B1/7075
Abstract: 本发明公开了基于FFT全相干累积时频域并行捕获方法,旨在实现低信噪比、大频偏、突发直接序列扩频信号的快速捕获。本发明有两大实现部分:基于FFT的伪码相关和基于FFT的全相干累积。采用两个符号相关和补零FFT方法进一步降低了伪码相关过程中的sinc损耗和累积过程中的扇贝损耗。该并行捕获方法通过大量中间数据信息的缓存和基于FFT的并行处理架构降低了处理资源消耗,在短时间内累积得到很高的相关峰信噪比,在并行搜索伪码相位的过程中同时高精度地估计出多普勒频偏,降低了平均捕获时间。
-
-
-
-