一种用于网口芯片的基线漂移电压纠正电路

    公开(公告)号:CN107483044B

    公开(公告)日:2020-08-04

    申请号:CN201710547130.0

    申请日:2017-07-06

    Abstract: 一种用于网口芯片的基线漂移电压纠正电路,包括共模调整模块、比较器模块、数字处理模块、电荷泵模块、压控电流源模块和基线漂移纠正模块。输入差分信号通过共模调整模块后,被调整到比较器的输入量程内,比较器通过比较差分信号正负端的高低,输出方波,数字处理模块根据比较器输出方波的占空比,控制电荷泵模块输出不同的控制电压,此电压控制基线漂移模块中补偿电流的大小,完成对输入信号基线漂移的纠正。本电路对隔离变压器高通特性造成的信号直流与低频衰减进行了判决和补偿,纠正了信号传输中的基线漂移,提高了电路的噪声容限。同时降低了模拟电路的设计难度,不再牺牲ADC的动态输入范围,扩大了电路的基线漂移电压纠正范围。

    一种用于网口芯片的基线漂移电压纠正电路

    公开(公告)号:CN107483044A

    公开(公告)日:2017-12-15

    申请号:CN201710547130.0

    申请日:2017-07-06

    Abstract: 一种用于网口芯片的基线漂移电压纠正电路,包括共模调整模块、比较器模块、数字处理模块、电荷泵模块、压控电流源模块和基线漂移纠正模块。输入差分信号通过共模调整模块后,被调整到比较器的输入量程内,比较器通过比较差分信号正负端的高低,输出方波,数字处理模块根据比较器输出方波的占空比,控制电荷泵模块输出不同的控制电压,此电压控制基线漂移模块中补偿电流的大小,完成对输入信号基线漂移的纠正。本电路对隔离变压器高通特性造成的信号直流与低频衰减进行了判决和补偿,纠正了信号传输中的基线漂移,提高了电路的噪声容限。同时降低了模拟电路的设计难度,不再牺牲ADC的动态输入范围,扩大了电路的基线漂移电压纠正范围。

    一种可自适应切换频带的多频带压控振荡器系统

    公开(公告)号:CN118631249A

    公开(公告)日:2024-09-10

    申请号:CN202410531046.X

    申请日:2024-04-29

    Abstract: 本发明公开了一种可自适应切换频带的多频带压控振荡器系统,包括:控制逻辑模块,用于根据比较器的输出信号,确定频带选择信号;为比较器提供使能信号;压控振荡器,用于根据频带选择信号,调整压控振荡器中电容的大小,从而调整压控振荡器的频带;根据外部输入的控制电压确定压控振荡器的振荡频率,并输出电压VO到比较器;比较器,用于当接收到的使能信号为高时,将电压VO与基准电压VREF进行比较,将得到的比较结果作为输出信号输出至控制逻辑模块,由控制逻辑模块根据输出信号决定是否对压控振荡器进行频带调整。本发明可在电路启动后自动对压控振荡器的频带进行调整,直到切换至适合的频带,从而达到自适应切换频带的效果。

    一种CLASS-D结构的差分交叉耦合压控振荡器

    公开(公告)号:CN119483512A

    公开(公告)日:2025-02-18

    申请号:CN202411460647.2

    申请日:2024-10-18

    Abstract: 本发明属于振荡器领域,具体涉及了一种CLASS‑D结构的差分交叉耦合压控振荡器,旨在解决现有技术无法达到低功耗、极低噪声、频率调节范围广、输出波形完整的优点的问题。本发明包括:谐振级模块和滤波级模块通过隔直电容Cm1和Cm2连接;谐振级模块基于CLASS‑D结构,用于产生极低噪声的震荡信号,震荡信号的频率通过频带选择和变容二极管进行调节;滤波级模块对所述谐振级模块产生的信号进行带通滤波和摆幅调整,实现失真波形恢复,并输出一对差分正弦波信号。本发明电路具有极低噪声、频率调节范围广、信号完整性好、低功耗等优点。

    一种快速启动的八相位锁相环

    公开(公告)号:CN115021748A

    公开(公告)日:2022-09-06

    申请号:CN202210617885.4

    申请日:2022-06-01

    Abstract: 一种快速启动的八相位锁相环,包括快速启动模块、鉴频鉴相器,第一电荷泵,低通滤波器,振荡器和分频器;快速启动模块将驱动MOS管的栅压泵到目标电压附近,为振荡器提供起振电流;鉴频鉴相器对输入参考时钟CLKREF和分频器输出时钟进行鉴频鉴相,输出充放电脉冲信号到第一电荷泵;第一电荷泵根据输入的充放电脉冲信号,对滤波电容进行充电和放电;低通滤波器将滤波电容上的电压信号转换成电流信号后,输出到振荡器;振荡器输出时钟信号;分频器将振荡器输出的时钟信号进行分频后输入到鉴频鉴相器。快速启动模块能够迅速提供大电流,驱动振荡器起振,振荡器锁定后可以直接产生八相时钟,无需额外的延迟锁相环电路。

    一种低功耗快速升压FLASH电荷泵控制电路

    公开(公告)号:CN104112473B

    公开(公告)日:2017-12-01

    申请号:CN201410174816.6

    申请日:2014-04-28

    Inventor: 董哲

    Abstract: 本发明涉及一种低功耗快速升压FLASH电荷泵控制电路,包括编程擦除控制电路、电压调整电路、降压电路、时钟产生电路、四相位时钟电路、电荷泵和稳压电路。其中降压电路分为两路,一路用于快速启动,在电荷泵输出电压较低时工作;一路用于电荷泵电压微调,在电荷泵输出电压接近目标值时工作,为降低功耗,本发明降压电路通过反偏二极管和正偏二极管进行降压;时钟产生电路用于产生电荷泵工作所需时钟,其频率可调,在启动初期,在可调节范围内以最快的频率运行,电荷泵电压快速爬升;电荷泵电压接近目标值时,时钟频率根据电荷泵反馈的电压进行微调,使电荷泵电压维持在合理范围内,本发明控制电路降低Flash存储器功耗以及提高Flash存储器编程擦除速度。

    一种通信网络接收通路数据对齐方法

    公开(公告)号:CN118473629A

    公开(公告)日:2024-08-09

    申请号:CN202410539003.6

    申请日:2024-04-30

    Abstract: 本发明属于网络通信领域,涉及一种通信网络接收通路数据对齐方法,包括:根据每个MDI接口的接收码,得到多路信号的实际接收数据序列;将MDI1接口接收码输入第一LFSR组,选取第一LFSR组中两位编码,输入第二LFSR组反馈函数,得到第二LFSR组编码;将第二LFSR组的编码复制到第三LFSR组后,选取第三LFSR组中两位编码,输入第三LFSR组反馈函数,得到扰码同步序列;在每路信号中,对比实际接收数据序列和基于扰码同步序列的重构序列,确定每路信号延时量、极性和奇偶拍信号,根据所述延时量,对齐每路信号。能够有效解决通信网络接收通路多路数据延时失配的问题,可靠性较高,易于用数字电路实现。

Patent Agency Ranking