一种基于数据类型转换的硬件仿真器验证数据提取系统

    公开(公告)号:CN105653409B

    公开(公告)日:2019-02-01

    申请号:CN201510993646.9

    申请日:2015-12-25

    Abstract: 本发明提供了一种基于数据类型转换的硬件仿真器验证数据提取系统,该系统包括SystemVerilog单元和SystemC单元两部分,其中,SystemVerilog单元接收从外部硬件仿真器输送来的输入,对输入数据进行检查后,将数据打包成数据包,之后发送给SystemC单元,SystemC单元将SystemVerilog中定义的六种数据类型按照一一对应的方式修改为SystemC中定义的六种数据类型,之后按照软件仿真器的仿真精度将数据包发送给软件仿真器,从而以比较高的效率将运行在硬件仿真器上的被测单元的运行结果提取出来,与运行在工作站上软件仿真器中的预先设定的结构进行对比,实现对被测单元运行结果的判定。这种方法具备数据包灵活、仿真速度快、软件仿真器接口灵活等多种优点。

    一种基于数据类型转换的硬件仿真器验证数据提取系统

    公开(公告)号:CN105653409A

    公开(公告)日:2016-06-08

    申请号:CN201510993646.9

    申请日:2015-12-25

    CPC classification number: G06F11/2273

    Abstract: 本发明提供了一种基于数据类型转换的硬件仿真器验证数据提取系统,该系统包括SystemVerilog单元和SystemC单元两部分,其中,SystemVerilog单元接收从外部硬件仿真器输送来的输入,对输入数据进行检查后,将数据打包成数据包,之后发送给SystemC单元,SystemC单元将SystemVerilog中定义的六种数据类型按照一一对应的方式修改为SystemC中定义的六种数据类型,之后按照软件仿真器的仿真精度将数据包发送给软件仿真器,从而以比较高的效率将运行在硬件仿真器上的被测单元的运行结果提取出来,与运行在工作站上软件仿真器中的预先设定的结构进行对比,实现对被测单元运行结果的判定。这种方法具备数据包灵活、仿真速度快、软件仿真器接口灵活等多种优点。

Patent Agency Ranking