一种用于FPGA静态时序分析的并行优化方法

    公开(公告)号:CN119849400A

    公开(公告)日:2025-04-18

    申请号:CN202411811231.0

    申请日:2024-12-10

    Abstract: 本发明属于电子设计自动化、静态时序分析领域,具体涉及一种用于FPGA静态时序分析的并行优化方法,旨在解决现有技术中静态时序分析计算效率低、编译时间长的问题。本发明方法包括:根据构建的面向FPGA的STA数据结构对时序图、时序约束进行内存布局优化;任务分解,并将每一层级的节点和边的计算任务分配多个并行内核并行执行、不同层级分配单一CPU线程按顺序执行;在执行时,对时序图进行遍历,标记待更新的节点和边;通过双向遍历计算,获取节点的有效的到达时间、节点的有效的需求时间,确定FPGA时序静态分析中的关键路径,生成FPGA静态时序分析的并行优化报告。本发明提高了静态时序分析中的计算效率,缩短了编译时间。

    一种基于代码混淆技术的Verilog源码保护系统和方法

    公开(公告)号:CN118551373A

    公开(公告)日:2024-08-27

    申请号:CN202410540554.4

    申请日:2024-04-30

    Abstract: 本发明公开了一种基于代码混淆技术的Verilog源码保护系统和方法,该系统包括:迭代仲裁器,用于将接收到的Verilog源码逐行输入到词法分析器中;将收到的混淆模式向下传递至仲裁器;词法分析器,用于对Verilog源码中的代码进行分析分类后输出;仲裁器,用于以混淆模式作为参考信息,对标识符进行仲裁后输出;随机混淆器,用于对标识符进行随机混淆处理后输出;格式处理器,用于对所有输入信息进行布局混淆处理后输出;输出器,用于输出混淆后的Verilog代码。本发明能够以很低的复杂度完成大规模Verilog硬件代码的混淆处理,实现对代码的加密处理,可实现对Verilog源码的模块名、输入输出信号、寄存器和连线等信息的隐藏,进而实现对Verilog源代码知识产权的保护。

    一种基于代码混淆技术的Verilog源码保护系统和方法

    公开(公告)号:CN118551373B

    公开(公告)日:2025-04-15

    申请号:CN202410540554.4

    申请日:2024-04-30

    Abstract: 本发明公开了一种基于代码混淆技术的Verilog源码保护系统和方法,该系统包括:迭代仲裁器,用于将接收到的Verilog源码逐行输入到词法分析器中;将收到的混淆模式向下传递至仲裁器;词法分析器,用于对Verilog源码中的代码进行分析分类后输出;仲裁器,用于以混淆模式作为参考信息,对标识符进行仲裁后输出;随机混淆器,用于对标识符进行随机混淆处理后输出;格式处理器,用于对所有输入信息进行布局混淆处理后输出;输出器,用于输出混淆后的Verilog代码。本发明能够以很低的复杂度完成大规模Verilog硬件代码的混淆处理,实现对代码的加密处理,可实现对Verilog源码的模块名、输入输出信号、寄存器和连线等信息的隐藏,进而实现对Verilog源代码知识产权的保护。

    一种利用可扩展标签语言编辑Eclipse界面及调用工具的方法

    公开(公告)号:CN114879957A

    公开(公告)日:2022-08-09

    申请号:CN202210302675.6

    申请日:2022-03-24

    Abstract: 一种利用可扩展标签语言编辑Eclipse界面及调用工具的方法,利用编写好的XML文件对Eclipse界面进行设计开发,生成一个菜单界面,包括:菜单中的层次关系,每个菜单项的图标以及功能函数调用;或在Eclipse中调用外部工具,并为每个工具创建和传递参数,将配置参数以及外部工具调用指令以命令行的形式输出,完成后将生成结果在Eclipse中显示;或指定输入文件及文件类型,调用Eclipse的插件开发接口,完成对界面工具的使用。本方法中限定了Eclipse界面的布局,只需要利用XML文件创建或编辑界面中的不同元素并指定元素类型及属性,无需再进行排版设计、界面布局,从而减轻了界面设计的复杂程度;通过XML代码调用外部工具或使用Eclipse插件来完成功能设计,简化了代码设计过程,提高开发效率。

    一种基于遗传算法的调试信号选择方法

    公开(公告)号:CN119849392A

    公开(公告)日:2025-04-18

    申请号:CN202411812271.7

    申请日:2024-12-10

    Abstract: 本发明提供了一种基于遗传算法的调试信号选择方法,包括:解析目标电路门级网表,将网表中所有寄存器按顺序进行二进制编码,一个二进制编码作为一个基因,形成基因库;根据拟选择调试信号数量、基因库和种群规模,随机初始化种群,并确定初始化种群中每个个体的恢复率;对初始化种群中的个体进行选择、交叉、变异以生成新种群;确定新种群中每个个体的恢复率,判断是否满足停止条件;若满足停止条件,选择恢复率最高个体的基因组合作为拟选择调试信号,若不满足停止条件,则重复初始化种群及种群中个体选择、交叉、变异过程,至满足停止条件。本发明解决了现有调试信号选择方法中存在的选择出的调试信号组可恢复程度不高以及运行速度慢的问题。

Patent Agency Ranking