-
公开(公告)号:CN103337253A
公开(公告)日:2013-10-02
申请号:CN201310206577.3
申请日:2013-05-29
Applicant: 北京大学
IPC: G11C11/56
Abstract: 本发明提供一种RRAM逻辑器件的级联方法,包括以下步骤:S1、对RRAM器件施加电压信号,使得RRAM器件处于高阻态;S2、利用恒流源读取所述RRAM器件的阻值,并得到RRAM器件的放大电压;S3、将所述RRAM器件的放大电压进行压缩,使其转换成和所述电压信号相对应的压缩电压;并将所述压缩电压传递到下一级RRAM器件;本发明解决了RRAM器件间连接并进行信号传递的问题,为RRAM成为新的逻辑器件提供必要的支持,本发明还提供一种RRAM逻辑器件的级联系统。
-
公开(公告)号:CN103337253B
公开(公告)日:2016-02-03
申请号:CN201310206577.3
申请日:2013-05-29
Applicant: 北京大学
IPC: G11C11/56
Abstract: 本发明提供一种RRAM逻辑器件的级联方法,包括以下步骤:S1、对RRAM器件施加电压信号,使得RRAM器件处于高阻态;S2、利用恒流源读取所述RRAM器件的阻值,并得到RRAM器件的放大电压;S3、将所述RRAM器件的放大电压进行压缩,使其转换成和所述电压信号相对应的压缩电压;并将所述压缩电压传递到下一级RRAM器件;本发明解决了RRAM器件间连接并进行信号传递的问题,为RRAM成为新的逻辑器件提供必要的支持,本发明还提供一种RRAM逻辑器件的级联系统。
-
公开(公告)号:CN105653243B
公开(公告)日:2018-03-30
申请号:CN201510977450.0
申请日:2015-12-23
Applicant: 北京大学
Abstract: 本发明公布了一种通用图形处理器多任务并发执行的任务派发方法,通过线程块派发引擎方法首先将核函数进行分类,然后根据核函数分类计算得到向一个流处理器分别派发的核函数的线程块数目,将不同核函数相应数目的线程块派发到同一个流多处理器中,以达到提高通用图形处理器中每个流多处理器资源的利用率,提升系统性能和能效比的目的。本发明还可进一步利用一种一级数据缓存旁路方法,该方法首先通过动态方法来确定旁路哪一个核函数的线程块,根据相应核函数的旁路的线程块的数目进行旁路,以达到减轻一级数据缓存的压力、进一步提高性能的目的。
-
公开(公告)号:CN105653243A
公开(公告)日:2016-06-08
申请号:CN201510977450.0
申请日:2015-12-23
Applicant: 北京大学
CPC classification number: G06F9/3836 , G06T1/00
Abstract: 本发明公布了一种通用图形处理器多任务并发执行的任务派发方法,通过线程块派发引擎方法首先将核函数进行分类,然后根据核函数分类计算得到向一个流处理器分别派发的核函数的线程块数目,将不同核函数相应数目的线程块派发到同一个流多处理器中,以达到提高通用图形处理器中每个流多处理器资源的利用率,提升系统性能和能效比的目的。本发明还可进一步利用一种一级数据缓存旁路方法,该方法首先通过动态方法来确定旁路哪一个核函数的线程块,根据相应核函数的旁路的线程块的数目进行旁路,以达到减轻一级数据缓存的压力、进一步提高性能的目的。
-
公开(公告)号:CN103257848A
公开(公告)日:2013-08-21
申请号:CN201310206696.9
申请日:2013-05-29
Applicant: 北京大学
IPC: G06F9/30
Abstract: 本发明提供一种基于阻变存储器的编码方法及编码器,包括以下步骤:S1、将n种建立电压加到阻变存储器上,以对所述阻变存储器进行set操作,使得所述阻变存储器置于n种低阻态,其中,n≥2;S2、将m种复位电压加到所述阻变存储器上,以对所述阻变存储器进行reset操作,使得所述n种低阻态分别形成m种高阻态,并将所述n×m种高阻态输出,其中,m≥2;本发明代替了传统的CMOS,实现了复杂编码的功能,本发明还提供一种基于阻变存储器的编码器。
-
-
-
-