一种鉴频鉴相器和采用该鉴频鉴相器的锁相环

    公开(公告)号:CN1227815C

    公开(公告)日:2005-11-16

    申请号:CN02158590.3

    申请日:2002-12-26

    Applicant: 北京大学

    Abstract: 本发明提供了一种双边鉴频鉴相器及采用该鉴频鉴相器的锁相环。双边鉴频鉴相器,包括上升边鉴频鉴相逻辑模块,还包括下降边鉴频鉴相逻辑模块,下降边鉴频鉴相逻辑模块与上升边鉴频鉴相逻辑模块并联,构成双边鉴频鉴相器上下半电路的鉴频鉴相逻辑模块—双边鉴频鉴相逻辑模块,双边鉴频鉴相逻辑模块输出端与输出逻辑模块相连,输出逻辑模块将上半电路双边鉴频鉴相逻辑模块和下半电路双边鉴频鉴相逻辑模块的输出脉冲信号进行逻辑操作,使得在输入信号的上升边和下降边都产生正比于两输入信号相差的输出信号(up/dn)。本发明的双边鉴频鉴相器鉴频鉴相速度快、增益高、减少相位误差累积、功耗小、电路结构简单,锁相环收敛速度快、稳态相差小、功耗小。

    一种鉴频鉴相器和采用该鉴频鉴相器的锁相环

    公开(公告)号:CN1494218A

    公开(公告)日:2004-05-05

    申请号:CN02158590.3

    申请日:2002-12-26

    Applicant: 北京大学

    Abstract: 本发明提供了一种双边鉴频鉴相器及采用该鉴频鉴相器的锁相环。双边鉴频鉴相器,包括上升边鉴频鉴相逻辑模块,还包括下降边鉴频鉴相逻辑模块,下降边鉴频鉴相逻辑模块与上升边鉴频鉴相逻辑模块并联,构成双边鉴频鉴相器上下半电路的鉴频鉴相逻辑模块一双边鉴频鉴相逻辑模块,双边鉴频鉴相逻辑模块输出端与输出逻辑模块相连,输出逻辑模块将上半电路双边鉴频鉴相逻辑模块和下半电路双边鉴频鉴相逻辑模块的输出脉冲信号进行逻辑操作,使得在输入信号的上升边和下降边都产生正比于两输入信号相差的up/dn信号。本发明的双边鉴频鉴相器鉴频鉴相速度快、增益高、减少相位误差累积、功耗小、电路结构简单,锁相环收敛速度快、稳态相差小、功耗小。

Patent Agency Ranking