一种时钟相位自适应的解调电路

    公开(公告)号:CN105959247B

    公开(公告)日:2018-12-11

    申请号:CN201610352762.7

    申请日:2016-05-26

    Inventor: 马利远

    Abstract: 本发明涉及一种时钟相位自适应的解调电路,电路主要结构包括I路采样解调器、Q路采样解调器、比较器、时钟延迟控制电路、时钟延迟电路、IQ正交时钟产生电路。电路可实现时钟相位自适应,且电路结构实现简单,实现成本低。

    一种同步采样解调方法和电路

    公开(公告)号:CN104362981A

    公开(公告)日:2015-02-18

    申请号:CN201410427333.2

    申请日:2014-08-27

    Inventor: 马利远

    Abstract: 本发明涉及一种同步采样解调方法和电路,电路实现解调的方式是:用与输入调制信号同步的同步采样时钟在输入调制信号载波周期的固定时刻(通常为载波的峰值点或峰值点附近)对输入调制信号进行采样,并在一个载波周期内对采样值进行保持,最终得到输入调制信号的包络。同步采样时钟来源于本地时钟。电路包括相位调整模块,所述相位调整模块用于调整同步采样时钟的相位。相位调整模块的相位调整量可通过改变相应的配置信号或配置参数得以改变。

    一种14443接口BPSK副载波解调电路

    公开(公告)号:CN103647738A

    公开(公告)日:2014-03-19

    申请号:CN201310636706.2

    申请日:2013-12-03

    Inventor: 马利远 高慧

    Abstract: 本发明提供了一种14443接口PCD端物理层接收器的BPSK副载波解调电路。电路主要结构包括:模数转换器、副载波与位同步电路、匹配累加器、判决器。电路采用模数转换器对副载波信号进行采样,保留了信号的幅度信息,并在数字域利用匹配累加的方法提高了电路的抗干扰能力,提高了通信稳定性。

Patent Agency Ranking