一种主控芯片的安全服务设计方法

    公开(公告)号:CN112702327B

    公开(公告)日:2023-03-14

    申请号:CN202011514383.6

    申请日:2020-12-21

    Inventor: 解宁浦 赵文广

    Abstract: 本发明公开了一种主控芯片的安全服务设计方法,这种方法有着低成本高安全性的特点,并且通过软件和芯片硬件结合的方式,实现主控芯片的安全服务设计;将硬件的多种单点安全特性(防火墙、代码保护区域、安全用户区、算法模块、PUF、存储加密模块等),通过软件整合成一个完整的安全体系,可以在主控芯片上电开始就从密钥保护、算法运行、主控芯片的运行环境保护、敏感代码的保护等多方面保护,实现主控芯片高等级的安全启动以及安全更新服务。这些多种安全特性由用户根据各自的情况可以灵活选择,使用最小的资源已达到应用需要的安全等级。

    一种改进的Java卡初始化方法和Java卡

    公开(公告)号:CN106406932A

    公开(公告)日:2017-02-15

    申请号:CN201610739269.0

    申请日:2016-08-26

    Abstract: 本发明公开一种改进的Java卡初始化方法和Java卡,该方法包括4个阶段:阶段1,初始化模板数据提取和制作:通过正常的初始化流程,提取并制作初始化模板数据。阶段2,快速初始化Java卡平台工程制作:将初始化模板数据,以常数组形式加到Java卡平台工程中,制作快速初始化Java卡平台工程。阶段3,Java卡平台工程下载:将快速初始化Java卡平台下载到Java卡程序存储器中。阶段4,Java卡快速初始化操作:对的Java卡上电,执行Java卡快速初始化操作,将初始化模板数据写入到所述Java卡对应地址的非易失性存储器NVM中。本发明通过将初始化数据提前下载到Java卡程序存储器中,在Java卡初始化阶段整体复制到Java卡对应地址的NVM中,能够减少Java卡的初始化时间,提高Java卡的生产效率。

    一种主控芯片的安全服务设计方法

    公开(公告)号:CN112702327A

    公开(公告)日:2021-04-23

    申请号:CN202011514383.6

    申请日:2020-12-21

    Inventor: 解宁浦 赵文广

    Abstract: 本发明公开了一种主控芯片的安全服务设计方法,这种方法有着低成本高安全性的特点,并且通过软件和芯片硬件结合的方式,实现主控芯片的安全服务设计;将硬件的多种单点安全特性(防火墙、代码保护区域、安全用户区、算法模块、PUF、存储加密模块等),通过软件整合成一个完整的安全体系,可以在主控芯片上电开始就从密钥保护、算法运行、主控芯片的运行环境保护、敏感代码的保护等多方面保护,实现主控芯片高等级的安全启动以及安全更新服务。这些多种安全特性由用户根据各自的情况可以灵活选择,使用最小的资源已达到应用需要的安全等级。

    一种改进的Java卡初始化方法和Java卡

    公开(公告)号:CN106406932B

    公开(公告)日:2020-01-07

    申请号:CN201610739269.0

    申请日:2016-08-26

    Abstract: 本发明公开一种改进的Java卡初始化方法和Java卡,该方法包括4个阶段:阶段1,初始化模板数据提取和制作:通过正常的初始化流程,提取并制作初始化模板数据。阶段2,快速初始化Java卡平台工程制作:将初始化模板数据,以常数组形式加到Java卡平台工程中,制作快速初始化Java卡平台工程。阶段3,Java卡平台工程下载:将快速初始化Java卡平台下载到Java卡程序存储器中。阶段4,Java卡快速初始化操作:对的Java卡上电,执行Java卡快速初始化操作,将初始化模板数据写入到所述Java卡对应地址的非易失性存储器NVM中。本发明通过将初始化数据提前下载到Java卡程序存储器中,在Java卡初始化阶段整体复制到Java卡对应地址的NVM中,能够减少Java卡的初始化时间,提高Java卡的生产效率。

    一种双核芯片的高安全低功耗的通信方法

    公开(公告)号:CN110704359A

    公开(公告)日:2020-01-17

    申请号:CN201910748054.9

    申请日:2019-08-14

    Inventor: 解宁浦

    Abstract: 本发明公开一种双核芯片的高安全低功耗的通信方法,如在同一个芯片中或同一个系统中有两个CPU核,一个是安全CPU核,一个是非安全高性能CPU核,为了保证整个系统的安全性或者提高系统的安全级别,兼顾性能和低功耗的要求,由安全CPU核完成关键的安全方面的功能处理;通过安全CPU对非安全CPU的资源访问控制以及双方数据通信的安全机制,保证整个系统的安全;结合芯片系统的共享RAM,以及安全算法模块,达到低成本、高安全级别、低功耗、高性能的均衡融合。

Patent Agency Ranking