一种VHBR兼容性解码方法和电路

    公开(公告)号:CN107944529B

    公开(公告)日:2021-05-25

    申请号:CN201711082217.1

    申请日:2017-11-07

    Inventor: 毕波

    Abstract: 本发明是一种VHBR(超高波特率)兼容性解码方法和电路,本发明是通过实时监测AFE(模拟射频前端)的工作状态,实时调整AFE的工作条件,使得AFE的工作状态调整为最佳,然后通过实时检测采样时钟频率,并结合电路的实时工作状态选择偏移量,计算出解码的参考值,最后通过实时采样结果与解码参考值进行比对完成数据解码。本发明通过实时监测反馈控制逻辑,大大提高了解码电路的兼容性,降低了AFE设计的难度,减少了AFE性能对工艺的依赖度。

    一种VHBR兼容性解码方法和电路

    公开(公告)号:CN107944529A

    公开(公告)日:2018-04-20

    申请号:CN201711082217.1

    申请日:2017-11-07

    Inventor: 毕波

    CPC classification number: G06K19/0723 G06K19/0724

    Abstract: 本发明是一种VHBR(超高波特率)兼容性解码方法和电路,本发明是通过实时监测AFE(模拟射频前端)的工作状态,实时调整AFE的工作条件,使得AFE的工作状态调整为最佳,然后通过实时检测采样时钟频率,并结合电路的实时工作状态选择偏移量,计算出解码的参考值,最后通过实时采样结果与解码参考值进行比对完成数据解码。本发明通过实时监测反馈控制逻辑,大大提高了解码电路的兼容性,降低了AFE设计的难度,减少了AFE性能对工艺的依赖度。

    一种提高14443 缓存利用率的设计方法和电路

    公开(公告)号:CN106372287A

    公开(公告)日:2017-02-01

    申请号:CN201610741478.9

    申请日:2016-08-26

    Inventor: 毕波 崔浩林 马哲

    CPC classification number: G06F17/5068

    Abstract: 本发明公开了一种提高ISO/IEC14443缓存利用率的设计方法和电路,本发明是利用小容量(如256byte、512byte、1Kbyte等)的解码数据buffer去实现ISO/IEC 14443-2011中超高波特率的最大数据传输量可以达到4Kbyte的解码,本发明通过复用系统中原有的非易失性存储器(如:EEPROM、FLASH、FRAM、MRAM、OUM等)对ISO/IEC 14443-2011协议中超高波特率解码的大数据量数据进行转存处理,从而大大降低因需传输ISO/IEC 14443-2011中超高波特率解码中的大数据量的数据而需要的解码数据buffer的容量,提高了解码数据buffer的利用率,减小了芯片的面积。

Patent Agency Ranking