移位寄存器、栅极驱动电路、显示面板及其驱动方法

    公开(公告)号:CN115244603B

    公开(公告)日:2025-04-04

    申请号:CN202080003514.6

    申请日:2020-12-22

    Abstract: 一种移位寄存器、栅极驱动电路、显示面板及其驱动方法。移位寄存器(100)包括:输入电路(110),被配置为在输入控制端(STV)的信号的控制下将输入信号端(CN)的电位输入至上拉节点(PU);输出电路(120),被配置为在上拉节点(PU)的电位的控制下将时钟信号端(CK)的信号提供至输出信号端(OUT);第一控制电路(130),被配置为将第一控制信号端(CKB)的电位提供至下拉节点(PD),以及根据上拉节点(PU)的电位将参考信号端(VGL)的电位提供至下拉节点(PD);以及第二控制电路(140),连接至下拉节点(PD)、第二控制信号端(EN)、输出信号端(OUT)和参考信号端(VGL),并且被配置为在下拉节点(PD)和第二控制信号端(EN)的电位的控制下,在显示阶段下拉输出信号端(OUT)的电位,在下电阶段上拉输出信号端(OUT)的电位。

    移位寄存器单元、栅极驱动电路及驱动方法、显示装置

    公开(公告)号:CN109903729B

    公开(公告)日:2024-04-16

    申请号:CN201711299235.5

    申请日:2017-12-08

    Abstract: 本发明提供一种移位寄存器单元、栅极驱动电路及驱动方法、显示装置,涉及显示技术领域,可解决栅极驱动电路中的移位寄存器单元无法复位所带来的栅极驱动电路输出异常的问题。移位寄存器单元,包括:上拉节点和下拉节点,还包括:第一输入模块,连接第一信号端、第一电压端和第一节点,用于将第一信号端的电压输出至第一节点;上拉控制模块,连接第一节点、第二电压端和第二节点,用于将第二电压端的电压输出至第二节点;下拉控制模块,连接第一节点、第三电压端、第一时钟信号端、信号输出端和下拉节点,用于将第三电压端的电压输出至下拉节点;或者用于将第三电压端的电压输出至下拉节点;或者用于将第一时钟信号端的电压输出至下拉节点。

    阵列基板、显示面板及电子设备

    公开(公告)号:CN115668041B

    公开(公告)日:2024-04-02

    申请号:CN202180000094.0

    申请日:2021-01-29

    Abstract: 本公开涉及显示技术领域,具体而言,涉及一种阵列基板、显示面板及电子设备。该阵列基板包括:第一衬底(10),具有多个沿行方向(X)和列方向(Y)阵列排布的子像素区(101);像素电路层,形成在第一衬底(10)上,像素电路层包括多个子像素电路,子像素电路的至少部分位于子像素区(101);平坦化层(17),形成在像素电路层上,平坦化层(17)设有位于子像素区(101)内的第一过孔(170),且平坦化层(17)包括至少一个图案部(171),图案部(171)包括多个且沿行方向(X)和列方向(Y)阵列排布的图案单元(171a),图案单元(171a)呈凹凸不平状且至少位于子像素区(101),其中,图案单元(171a)包括多个沿周向(C)依次排布的第一凸块(1710)及环绕各第一凸块(1710)的间隔槽(1711),且在图案单元(171a)的周向(C)上相邻两第一凸块(1710)共用间隔槽(1711)的部分;反射电极层,形成在平坦化层(17)上,反射电极层包括多个相互断开的反射电极(18),每个反射电极(18)位于一子像素区(101)内,并通过第一过孔(170)与子像素电路电连接,且反射电极(18)与图案单元(171a)相对应的部位呈与图案单元(171a)相匹配的凹凸不平状。该方案可在提高反射效果的同时,降低成本。

    一种栅极驱动电路及其驱动方法、显示装置

    公开(公告)号:CN114974062A

    公开(公告)日:2022-08-30

    申请号:CN202210454649.5

    申请日:2022-04-24

    Abstract: 本申请公开了一种栅极驱动电路及其驱动方法、显示装置,包括多个级联设置的栅极驱动单元,每一所述栅极驱动单元包括第一电容、第一输入模块、第二输入模块、第一控制模块、第二控制模块、输出模块,所述第一控制模块包括第六晶体管以及第七晶体管,所述第六晶体管的控制极连接至上拉控制节点,第一极连接至下拉节点,第二极连接低电平信号端;第七晶体管的控制极、第一极连接第二时钟信号端,第二极连接至下拉节点;所述第一控制模块配置为所述第七晶体管导通时,所述第六晶体管断开。通过对GOA驱动电路进行优化,防止了大电流的产生,极大的降低了GOA驱动电路产生的功耗,同时当TFT器件退化时,新的级联GOA拥有更强的稳定性。

    移位寄存器及其驱动方法、栅极驱动电路、显示装置

    公开(公告)号:CN113763866A

    公开(公告)日:2021-12-07

    申请号:CN202111256179.3

    申请日:2021-10-27

    Abstract: 本申请提出一种移位寄存器及其驱动方法、栅极驱动电路、显示装置。移位寄存器包括:第一输入模块、第一下拉控制模块、第一输出模块和第一下拉模块;第一输入模块分别与第一输入信号端、第一控制信号端、第一上拉节点电连接;第一下拉控制模块分别与第一上拉节点、第一输入信号端、第一电源信号端、下拉节点电连接;第一输出模块分别与第一上拉节点、第一时钟信号端、输出端电连接;第一下拉模块分别与下拉节点、第一电源信号端、输出端电连接。本申请的技术方案可实现在晶体管特性漂移时保证输出端的正常输出,进而可提高移位寄存器的稳定性。

    显示基板、显示面板、显示装置和显示驱动方法

    公开(公告)号:CN111477159A

    公开(公告)日:2020-07-31

    申请号:CN202010461664.3

    申请日:2020-05-27

    Inventor: 孙建 王珍

    Abstract: 本公开提供了一种显示基板,包括:显示区域和位于显示区域周边的周边区域,显示区域内设置有多条栅线、多条数据线以及像素阵列,像素阵列包括多个像素单元,每个像素单元与对应行栅线、对应列数据线耦接;像素阵列包括多个混色像素列,混色像素列包括发出不同颜色光的像素单元,混色像素列中的像素单元按周期结构沿列方向排列,不同混色像素列内周期结构所包含的像素单元数量相等;周边区域内设置有栅极驱动电路,栅极驱动电路包括级联的多个移位寄存器,移位寄存器配置有1个级联信号输出端和多个扫描信号输出端,每个扫描信号端与对应行的栅线耦接,移位寄存器所配置的扫描信号输出端的数量与混色像素列内周期结构所包含的像素单元的数量相等。

    阵列基板、液晶显示面板及其驱动方法

    公开(公告)号:CN107942556B

    公开(公告)日:2020-07-03

    申请号:CN201810010209.4

    申请日:2018-01-05

    Abstract: 本发明提供一种阵列基板、液晶显示面板及其驱动方法,属于液晶显示技术领域,其可至少部分解决现有采用多路选择器技术的液晶显示面板在列反转时功耗高的问题。本发明的阵列基板包括:多个排成阵列的子像素;多个数据端;多条数据线,每条数据线连接一列子像素,多条数据线分为多组,每组N条,一组中的N条数据线分别通过N个开关单元与一个数据端相连,不同组的数据线连接不同数据端,其中,N大于或等于2;M条控制线,每条控制线用于控制多个开关单元,且每组数据线对应的N个开关单元分别受N条不同控制线控制;且,每组的N条数据线中,至少有两条数据线间设有其它组的数据线。

Patent Agency Ranking