显示基板、显示模组和显示装置

    公开(公告)号:CN112904632B

    公开(公告)日:2025-05-16

    申请号:CN202110362305.7

    申请日:2021-04-02

    Abstract: 本发明提供一种显示基板、显示模组和显示装置,其中,显示基板具有显示区和设置在显示区一侧的测试焊盘区,显示基板包括:基底;设置在基底上的至少一个焊盘,焊盘位于测试焊盘区;设置在焊盘远离基底一侧的第一间隔层;位于测试焊盘区的多个支撑部和至少一条测试信号线,支撑部和测试信号线设置在第一间隔层远离基底一侧,每条测试信号线的一端与一个焊盘连接,另一端用于与阵列测试装置连接;其中,多个支撑部中的至少两个沿第一方向排列,第一方向与从显示区指向测试焊盘区的方向交叉,每个支撑部具有远离基底的支撑端,支撑端凸出于测试信号线远离基底的一侧的表面。

    移位寄存器、栅极驱动电路、显示面板及其驱动方法

    公开(公告)号:CN115244603B

    公开(公告)日:2025-04-04

    申请号:CN202080003514.6

    申请日:2020-12-22

    Abstract: 一种移位寄存器、栅极驱动电路、显示面板及其驱动方法。移位寄存器(100)包括:输入电路(110),被配置为在输入控制端(STV)的信号的控制下将输入信号端(CN)的电位输入至上拉节点(PU);输出电路(120),被配置为在上拉节点(PU)的电位的控制下将时钟信号端(CK)的信号提供至输出信号端(OUT);第一控制电路(130),被配置为将第一控制信号端(CKB)的电位提供至下拉节点(PD),以及根据上拉节点(PU)的电位将参考信号端(VGL)的电位提供至下拉节点(PD);以及第二控制电路(140),连接至下拉节点(PD)、第二控制信号端(EN)、输出信号端(OUT)和参考信号端(VGL),并且被配置为在下拉节点(PD)和第二控制信号端(EN)的电位的控制下,在显示阶段下拉输出信号端(OUT)的电位,在下电阶段上拉输出信号端(OUT)的电位。

    一种显示面板及显示装置
    3.
    发明公开

    公开(公告)号:CN119230560A

    公开(公告)日:2024-12-31

    申请号:CN202310798107.4

    申请日:2023-06-30

    Abstract: 本发明实施例提供了一种显示面板及显示装置,显示面板包括基板、沿远离基板的方向依次设置的栅极层、源漏电极层、绝缘层和公共电极层,以及设置在栅极层和源漏电极层之间的保护层;源漏电极层包括间隔设置的触控信号线、显示数据线、源电极和漏电极;栅极层的栅线在基板上的正投影与源漏电极层的触控信号线在基板上的正投影相互交叉,形成交叠区域;公共电极层在绝缘层的过孔处与触控信号线连接;保护块设置在过孔处,位于触控信号线与栅极层之间,且保护块与栅极层、源漏电极层的源电极和漏电极绝缘;在栅线的延伸方向上,保护块在基板上的正投影的边界,超出触控信号线在基板上的正投影的边界,从而减少触控信号线和栅线短路的情况的发生。

    显示面板和显示装置
    4.
    发明公开

    公开(公告)号:CN119024609A

    公开(公告)日:2024-11-26

    申请号:CN202411126516.0

    申请日:2024-08-15

    Abstract: 本公开提供了一种显示面板和显示装置。一实施例的显示面板包括:显示区和非显示区,还包括具有阵列排布的像素电极的阵列基板,阵列基板还包括:层叠设置在衬底基板上的遮光层、驱动电路层和公共电极层,公共电极层包括覆盖显示区的公共电极,遮光层包括:并联部和遮光部,遮光部在衬底基板上的正投影至少部分覆盖驱动电路层的有源层在衬底基板的正投影,并联部包括多个沿第一方向延伸跨越显示区的第一并联结构,且第一并联结构的两端分别通过贯通至公共电极层的过孔与公共电极电连接。本公开的实施例通过利用遮光层设置并联部,从而降低整面公共电极的电阻,提高显示均匀性。

    阵列基板、显示面板及电子设备

    公开(公告)号:CN115668041B

    公开(公告)日:2024-04-02

    申请号:CN202180000094.0

    申请日:2021-01-29

    Abstract: 本公开涉及显示技术领域,具体而言,涉及一种阵列基板、显示面板及电子设备。该阵列基板包括:第一衬底(10),具有多个沿行方向(X)和列方向(Y)阵列排布的子像素区(101);像素电路层,形成在第一衬底(10)上,像素电路层包括多个子像素电路,子像素电路的至少部分位于子像素区(101);平坦化层(17),形成在像素电路层上,平坦化层(17)设有位于子像素区(101)内的第一过孔(170),且平坦化层(17)包括至少一个图案部(171),图案部(171)包括多个且沿行方向(X)和列方向(Y)阵列排布的图案单元(171a),图案单元(171a)呈凹凸不平状且至少位于子像素区(101),其中,图案单元(171a)包括多个沿周向(C)依次排布的第一凸块(1710)及环绕各第一凸块(1710)的间隔槽(1711),且在图案单元(171a)的周向(C)上相邻两第一凸块(1710)共用间隔槽(1711)的部分;反射电极层,形成在平坦化层(17)上,反射电极层包括多个相互断开的反射电极(18),每个反射电极(18)位于一子像素区(101)内,并通过第一过孔(170)与子像素电路电连接,且反射电极(18)与图案单元(171a)相对应的部位呈与图案单元(171a)相匹配的凹凸不平状。该方案可在提高反射效果的同时,降低成本。

    显示面板及其制作方法、以及显示装置

    公开(公告)号:CN114911104B

    公开(公告)日:2023-11-17

    申请号:CN202210581863.7

    申请日:2022-05-26

    Abstract: 本申请实施例公开一种显示面板及其制作方法、以及显示装置。在一具体实施方式中,显示面板包括第一显示基板,第一显示基板包括显示区和围绕显示区的非显示区,显示区包括:N个第一信号线、与第一信号线交叉的M个第二信号线、以及由第一信号线和第二信号线限定的(N‑1)*M个像素单元,其中,第2n‑1个第二信号线与第N个第一信号线的交叉位置、以及第2n个第二信号线与第1个第一信号线的交叉位置设置有电容补偿单元,以使得每个第一信号线的寄生电容值相等,N、M和n为正整数,N≥2。该实施方式通过设置有电容补偿单元使得每个第一信号线的寄生电容值相等,确保亮度均匀性。

Patent Agency Ranking