一种异构并行计算装置及运算节点互联网络

    公开(公告)号:CN107391432B

    公开(公告)日:2020-07-28

    申请号:CN201710683470.6

    申请日:2017-08-11

    Abstract: 本发明提出了一种异构并行计算装置及其运算节点互联网络,能够针对雷达、通信和人工智能的实时信号处理和并行计算;异构并行计算装置包含一个中心控制节点、多个GPU运算节点和一个运算节点互联网络;运算节点互联网络采用星形网络,中心控制节点可以直接与所有GPU运算节点实现点对点通信,用于传递实时控制信息和实时并行计算任务以及数据,适用于所执行的计算具备突发、并行的特点的场合;运算节点互联网络采用环形网络,中心控制节点给GPU节点逐级分配任务,而所处理的数据可以通过环形网络逐级传递而不需要通过中心控制节点,以减轻中心控制节点的数据吞吐率,适合于大规模的流水线式运算处理的场合。

    一种多通道发射机及其通道一致性误差自动补偿方法

    公开(公告)号:CN107528643A

    公开(公告)日:2017-12-29

    申请号:CN201710784800.0

    申请日:2017-09-04

    Abstract: 本发明提出了一种多通道发射机,应用于雷达和通信领域的阵列信号产生。多通道发射机包含在FPGA实现的信号产生逻辑、多路的DAC、多个信号耦合通道、以及由多个ADC组成的信号采集通道;本发明还提出了上述多通道发射机的通道一致性误差自动补偿方法,包含离线自动补偿和在线补偿两种工作模式,能够完成自适应误差检测和补偿,不仅能够补偿幅度误差和载波相位误差,还能够补偿基带信号以及信号包络的延时误差。所提出的多通道发射机及其通道一致性误差自动补偿方法在补偿发射通道一致性误差之前,首先补偿信号耦合和采集通道的一致性误差,进一步提高了通道一致性性能。

    一种异构并行计算装置及运算节点互联网络

    公开(公告)号:CN107391432A

    公开(公告)日:2017-11-24

    申请号:CN201710683470.6

    申请日:2017-08-11

    Abstract: 本发明提出了一种异构并行计算装置及其运算节点互联网络,能够针对雷达、通信和人工智能的实时信号处理和并行计算;异构并行计算装置包含一个中心控制节点、多个GPU运算节点和一个运算节点互联网络;运算节点互联网络采用星形网络,中心控制节点可以直接与所有GPU运算节点实现点对点通信,用于传递实时控制信息和实时并行计算任务以及数据,适用于所执行的计算具备突发、并行的特点的场合;运算节点互联网络采用环形网络,中心控制节点给GPU节点逐级分配任务,而所处理的数据可以通过环形网络逐级传递而不需要通过中心控制节点,以减轻中心控制节点的数据吞吐率,适合于大规模的流水线式运算处理的场合。

    一种多通道发射机及其通道一致性误差自动补偿方法

    公开(公告)号:CN107528643B

    公开(公告)日:2020-11-24

    申请号:CN201710784800.0

    申请日:2017-09-04

    Abstract: 本发明提出了一种多通道发射机,应用于雷达和通信领域的阵列信号产生。多通道发射机包含在FPGA实现的信号产生逻辑、多路的DAC、多个信号耦合通道、以及由多个ADC组成的信号采集通道;本发明还提出了上述多通道发射机的通道一致性误差自动补偿方法,包含离线自动补偿和在线补偿两种工作模式,能够完成自适应误差检测和补偿,不仅能够补偿幅度误差和载波相位误差,还能够补偿基带信号以及信号包络的延时误差。所提出的多通道发射机及其通道一致性误差自动补偿方法在补偿发射通道一致性误差之前,首先补偿信号耦合和采集通道的一致性误差,进一步提高了通道一致性性能。

    一种多普勒偏移补偿装置及无线通信系统

    公开(公告)号:CN207200699U

    公开(公告)日:2018-04-06

    申请号:CN201720671182.4

    申请日:2017-06-09

    Abstract: 本实用新型提供了一种多普勒偏移补偿装置及无线通信系统,包括以下4个组成部分:一颗DSP芯片,一颗ADC芯片,一颗FPGA芯片,一颗DAC芯片,所述FPGA芯片分别和DSP芯片、ADC芯片、DAC芯片连接;通过DSP将已知或者预测得到的相对运动转换为多普勒信息,然后采集信号,提前通过FPGA将转换得到的多普勒偏移补偿掉。将所发明的多普勒补偿的装置应用于通信系统发射机或者接收机,可以在接收机的设计中删除多普勒偏移补偿的功能,简化设计,降低成本。

Patent Agency Ranking