一种新型LDPC码译码器的结构

    公开(公告)号:CN108055045A

    公开(公告)日:2018-05-18

    申请号:CN201810055423.1

    申请日:2018-01-19

    Abstract: 本发明公开了一种归一化因子实时更新的LDPC码译码器结构。包括归一化因子计算模块和译码模块。归一化因子计算模块由BP算法校验消息计算单元、MS算法校验消息计算单元以及归一化因子计算单元组成。译码模块由归一化因子存储单元、校验节点消息处理单元、变量节点消息处理单元以及存储单元组成。本发明采用的归一化因子计算模块,可以计算出每一次迭代时的归一化因子,并将其存储于译码模块中的归一化因子存储单元中,并在每一次迭代时,将与迭代次数对应的归一化因子送入校验节点消息处理单元中,进行消息更新,从而可以使整个译码器的译码性能更好。本发明提供的一种新型的LDPC码译码器结构,有效地解决现有归一化因子固定的LDPC码译码器在某些情况下,译码性能达不到通信要求的问题。

    LDPC/Turbo码双模译码器
    2.
    发明公开

    公开(公告)号:CN106301390A

    公开(公告)日:2017-01-04

    申请号:CN201610663832.0

    申请日:2016-08-11

    CPC classification number: H03M13/1108 H03M13/2966

    Abstract: 本发明公开了一种LDPC/Turbo码双模译码器,包括输入缓存、解复接单元、后验信息存储单元、数据重组交织网络、SISO阵列、外信息存储单元、下次迭代单元、硬判决输出单元和控制单元。SISO阵列由12个SISO译码单元构成,SISO译码单元是双模译码器的主要计算单元,它是基于可配置双模计算单元进行设计的。LDPC码和Turbo码的码长差距较大,若只是按照码长最大化进行设计必定会造成资源浪费,所以后验信息存储单元和外信息存储单元采用存储单元拼接的方式来解决这一问题。本发明能够实现LDPC和Turbo码的双模译码,并且实现了计算单元和存储单元两方面的资源共享。

Patent Agency Ranking