-
公开(公告)号:CN109067650B
公开(公告)日:2020-12-15
申请号:CN201810917645.X
申请日:2018-08-13
Applicant: 中国航空无线电电子研究所
IPC: H04L12/721 , H04L12/24
Abstract: 本发明公开了一种基于SRIO交换网络的路由自动搜索及配置方法,采用深度优先遍历算法对未知SRIO网络中各种器件进行访问,找出网络中所有的节点,例如通用信号处理资源DSP、FPGA、GPP和路由交换芯片SWITCH。本发明可以对未知的SRIO网络进行搜索,找到系统内已经完成SRIO初始化的节点,包括DSP、GPP、FPGA和SWITCH。
-
公开(公告)号:CN109067650A
公开(公告)日:2018-12-21
申请号:CN201810917645.X
申请日:2018-08-13
Applicant: 中国航空无线电电子研究所
IPC: H04L12/721 , H04L12/24
CPC classification number: H04L45/12 , H04L41/0803 , H04L41/0886
Abstract: 本发明公开了一种基于SRIO交换网络的路由自动搜索及配置方法,采用深度优先遍历算法对未知SRIO网络中各种器件进行访问,找出网络中所有的节点,例如通用信号处理资源DSP、FPGA、GPP和路由交换芯片SWITCH。本发明可以对未知的SRIO网络进行搜索,找到系统内已经完成SRIO初始化的节点,包括DSP、GPP、FPGA和SWITCH。
-
-
公开(公告)号:CN102929651A
公开(公告)日:2013-02-13
申请号:CN201210357025.8
申请日:2012-09-21
Applicant: 中国航空无线电电子研究所
Abstract: 本发明公开一种基于芯片阵列的在线加载系统及其方法,该加载系统包括PC机等,JTAG仿真器的一端与PC机连接,JTAG仿真器的另一端与主控FPGA芯片阵列的一个IO端口连接,第一混合模块、第二混合模块与主控FPGA芯片阵列连接;每个混合模块都具有芯片组,芯片组包括一个FPGA芯片、一个DSP芯片和一个CPU芯片,FPGA芯片具有第三JTAG接口,DSP芯片具有第四JTAG接口,CPU芯片具有第五JTAG接口,第三JTAG接口、第四JTAG接口、第五JTAG接口分别连接至主控FPGA芯片阵列的三个IO端口上,主控FPGA芯片阵列包括第一寄存器等。本发明实现对不同类型的多芯片进行配置数据的加载。
-
-
公开(公告)号:CN102929651B
公开(公告)日:2015-04-08
申请号:CN201210357025.8
申请日:2012-09-21
Applicant: 中国航空无线电电子研究所
Abstract: 本发明公开一种基于芯片阵列的在线加载系统及其方法,该加载系统包括PC机等,JTAG仿真器的一端与PC机连接,JTAG仿真器的另一端与主控FPGA芯片阵列的一个IO端口连接,第一混合模块、第二混合模块与主控FPGA芯片阵列连接;每个混合模块都具有芯片组,芯片组包括一个FPGA芯片、一个DSP芯片和一个CPU芯片,FPGA芯片具有第三JTAG接口,DSP芯片具有第四JTAG接口,CPU芯片具有第五JTAG接口,第三JTAG接口、第四JTAG接口、第五JTAG接口分别连接至主控FPGA芯片阵列的三个IO端口上,主控FPGA芯片阵列包括第一寄存器等。本发明实现对不同类型的多芯片进行配置数据的加载。
-
-
-
-
-