-
公开(公告)号:CN119689215A
公开(公告)日:2025-03-25
申请号:CN202411949150.7
申请日:2024-12-27
Applicant: 中国科学院微电子研究所
Abstract: 本申请提供一种基于自学习的芯片可靠性测试干扰同步方法及相关设备,通过在接收芯片执行敏感指令前输出的同步干扰指令后,进行自学习干扰延时,并触发干扰源生成干扰信号,在自学习的过程中,若等待周期内未接收到芯片的运行状况信号,则认为芯片在干扰信号下运行异常,并向芯片发送异常确认信号;芯片在接收到异常确认信号后,重置错误的敏感指令,继续进行干扰延时的自学习过程,当接收到的同步干扰指令的次数达到预设次数,且自学习后的干扰延时不小于执行周期,根据所有干扰延时下的异常次数,生成芯片的测试结果。本申请无需使用示波器或手动修改延时参数,自适应调整干扰信号产生时间,进一步提高干扰环境下芯片可靠性问题检测自动化效率。
-
公开(公告)号:CN111258925B
公开(公告)日:2022-05-27
申请号:CN202010063832.3
申请日:2020-01-20
Applicant: 中国科学院微电子研究所
IPC: G06F12/02
Abstract: 本发明实施例公开了一种非易失内存的访问方法、装置、内存控制器、设备及存储介质,该方法包括:获取对非易失内存的访问请求;对物理地址进行解析,确定与物理地址对应的目标地址;根据行重映射表和与目标地址对应的原始行地址,确定访问行地址,行重映射表包括至少一个行重映射关系,每个行重映射关系为每个目标行地址和与目标行地址对应的交换行地址之间的对应关系,交换行地址为非易失内存中写操作次数小于写次数阈值的原始行地址,访问行地址为与目标地址对应的原始行地址或交换行地址;根据访问请求,对由访问行地址和目标地址确定的内存单元进行访问。本发明实施例延长了非易失存储器的使用寿命,进而提高了内存系统的可靠性。
-
公开(公告)号:CN112256205A
公开(公告)日:2021-01-22
申请号:CN202011175433.2
申请日:2020-10-28
Applicant: 中国科学院微电子研究所
IPC: G06F3/06
Abstract: 本公开提供了一种非易失缓存数据预取方法,包括:确定寄存器的饱和度;基于所述饱和度的值选择预取器;利用所述预取器从内存中预取数据。根据寄存器的饱和度的大小自适应选择具有不同预取能力的预取器,可有效地提高预取器从内存中预取数据的效率,减少预取次数,节约预取时间,从而提高处理器性能,降低缓存系统功耗。
-
公开(公告)号:CN107291657A
公开(公告)日:2017-10-24
申请号:CN201610206287.2
申请日:2016-04-05
Applicant: 中国科学院微电子研究所
CPC classification number: G06F17/14 , G06F9/3867
Abstract: 本申请提供了一种信号处理方法,包括:将当前对信号进行运算的蝶形运算确定为目标运算;输出所述目标运算的第一输出数据和第二输出数据;将所述第一输出数据和所述第二输出数据分别存储至先入先出队列FIFO中,并在所述目标运算的下一级蝶形运算开始前,依据先入先出的顺序依次输出第三输出数据和所述第一输出数据,所述第三输出数据为所述目标运算的上一级蝶形运算输出的与所述第二输出数据归属同一运算类型的输出数据;将所述第一输出数据和所述第三输出数据作为所述目标运算的下一级蝶形运算的输入数据,并将所述目标运算的下一级蝶形运算作为新的目标运算,执行上述信号处理过程,直至完成对所述信号的处理。提高了运算效率。
-
公开(公告)号:CN102883420B
公开(公告)日:2015-04-01
申请号:CN201210407811.4
申请日:2012-10-23
Applicant: 中国科学院微电子研究所
CPC classification number: Y02D70/00
Abstract: 本发明实施例公开了一种睡眠模式下的传输调度方法和装置。其中,当处于睡眠模式下的监听状态时,计算当传输当前周期的缓存中所有待传输数据包时所需的第一传输时长;判断第一传输时长是否大于协议规定的监听窗口时长;如果是,计算当传输当前周期的缓存中所有在下一个周期的监听窗口到达时传输其等待时间将会超过其时延限制值的待传输数据包时所需的第二传输时长,将协议规定的监听窗口时长调整为第二传输时长;在第二传输时长内传输将会超过其时延限制值的待传输数据包,并将不会超过其时延限制值的待传输数据包放入下一个周期的缓存中。根据本发明实施例,可以提高移动终端的节能效率,同时,也避免出现数据丢失。
-
公开(公告)号:CN102883420A
公开(公告)日:2013-01-16
申请号:CN201210407811.4
申请日:2012-10-23
Applicant: 中国科学院微电子研究所
CPC classification number: Y02D70/00
Abstract: 本发明实施例公开了一种睡眠模式下的传输调度方法和装置。其中,当处于睡眠模式下的监听状态时,计算当传输当前周期的缓存中所有待传输数据包时所需的第一传输时长;判断第一传输时长是否大于协议规定的监听窗口时长;如果是,计算当传输当前周期的缓存中所有在下一个周期的监听窗口到达时传输其等待时间将会超过其时延限制值的待传输数据包时所需的第二传输时长,将协议规定的监听窗口时长调整为第二传输时长;在第二传输时长内传输将会超过其时延限制值的待传输数据包,并将不会超过其时延限制值的待传输数据包放入下一个周期的缓存中。根据本发明实施例,可以提高移动终端的节能效率,同时,也避免出现数据丢失。
-
公开(公告)号:CN118508744A
公开(公告)日:2024-08-16
申请号:CN202410320654.6
申请日:2024-03-20
Applicant: 中国科学院微电子研究所
Abstract: 本申请公开了一种峰值电流模式的PWM控制器模型及变换器模型。模型包括:欠压锁定模块、误差放大器、电流比较器、运算模块、三角波发生器、触发器以及驱动模块;欠压锁定模块的输出端连接运算模块的第一输入端;误差放大器的第一输入端连接第二电源、第二输入端连接变换器的输出端,输出端连接电流比较器的第一输入端;电流比较器的第二输入端连接串联电阻器,输出端连接触发器的第一输入端;触发器的第二输入端连接三角波发生器的第一输出端,输出端连接运算模块的第二输入端;运算模块的第三输入端连接三角波发生器的第二输出端,输出端连接驱动模块的第一输入端;驱动模块的第二输入端连接第三电源,输出端作为控制器模型的输出端。
-
公开(公告)号:CN114996646A
公开(公告)日:2022-09-02
申请号:CN202210768118.3
申请日:2022-06-30
Applicant: 中国科学院微电子研究所
Abstract: 本申请的实施例提供了一种基于查找表的运算方法、装置、介质及电子设备。该方法包括:获取各个卷积权值对应的卷积结果查找表,所述卷积结果查找表记录有至少一个输入数据以及对应的卷积结果;将各个卷积结果查找表部署于norflash单元;将输入信号输入所述nor flash单元,由所述nor flash单元通过至少一条位线输出的卷积结果得到最终卷积结果,所述输入信号包括输入数据以及卷积权值数据。本申请实施例的技术方案可以在一定程度上可以提高nor flash存算一体方法的运算速度以及运算精度,从而降低运算成本,优化用户的使用感受。
-
公开(公告)号:CN110674051A
公开(公告)日:2020-01-10
申请号:CN201910905962.4
申请日:2019-09-24
Applicant: 中国科学院微电子研究所
IPC: G06F12/06 , G06F12/02 , G06F12/0882 , G06F12/1009
Abstract: 本申请实施例公开了一种数据存储方法及装置,该方法包括:响应于携带待存储数据的存储请求,根据待存储数据的大小,为待存储数据分配一个对应的虚拟页,得到目标虚拟页;确定目标虚拟页映射的细粒度内存页,得到目标细粒度内存页;一个物理页包括至少一个细粒度内存页;将待存储数据写入目标细粒度内存页。本申请实施例能够减少内存与硬盘之间的数据换入、换出,有效地防止因部分热点数据随冷数据一并被换出而导致的系统输入输出的增加,保证系统的处理性能。
-
公开(公告)号:CN103605636A
公开(公告)日:2014-02-26
申请号:CN201310662842.9
申请日:2013-12-09
Applicant: 中国科学院微电子研究所
IPC: G06F17/14
Abstract: 本申请提供了一种实现FFT运算的装置及方法,装置包括:第一FIFO存储器,用于存储待运算偶数点序列;第二FIFO存储器,用于存储待运算奇数点序列;旋转因子存储器,用于存储旋转因子;蝶算单元,用于在同一时钟周期从第一FIFO存储器读取待运算的偶数点数据,从第二FIFO存储器读取待运算的奇数点数据,从旋转因子存储器读取旋转因子,进行蝶形运算,得到第一蝶算结果和第二蝶算结果;第一FIFO缓存,用于存储第一蝶算结果;第二FIFO缓存,用于存储第二蝶算结果;第一数据选择单元,用于基于控制信号确定将第一FIFO缓存和第二FIFO缓存中的两个蝶算结果存储至第一FIFO存储器还是第二FIFO存储器。与现有技术相比,本申请提高了FFT的运算速度。
-
-
-
-
-
-
-
-
-