-
公开(公告)号:CN119892024A
公开(公告)日:2025-04-25
申请号:CN202411918647.2
申请日:2024-12-24
Applicant: 中国科学院半导体研究所
Abstract: 本发明提供一种高速动态比较器,包括双尾比较器本体与放电通路,放电通路包括第一放电通路与第二放电通路,第一放电通路与第二放电通路沿第一方向分别对称布设在双尾比较器本体的两侧;其中,第一放电通路包括第一级输出FP节点、第二级输出OUT+节点和输入VIN+节点,第二放电通路包括第一级输出FN节点、第二级输出OUT‑节点和输入VIN‑节点;以及第一放电通路与第二放电通路均包括第一NMOS管,第二NMOS管,第三NMOS管和第四NMOS管。该高速动态比较器不仅能够实现零静态功耗、高速优势,又在比较过程中实现电流合理利用,提高比较速度与比较精度。