-
公开(公告)号:CN111277273B
公开(公告)日:2024-10-29
申请号:CN202010200917.1
申请日:2020-03-20
Applicant: 中国电子科技集团公司第五十四研究所 , 西安电子科技大学
Abstract: 本发明公开了一种基于delta‑sigma的相位调制电路,属于集成电路领域的一种微电路结构,涉及一种用于频率综合器中实现相位调整的电路。本发明提对传统的mash1‑1‑1架构的delta‑sigma调制器进行改进,在此基础上增加了相位控制模块,能够对输出频率的相位进行编程,可以得到#imgabs0#的相位变化。本发明能够取代混频后移相器的功能,通过调整本振频率的相位,在混频前实现相位的调整,从而大幅缩小了电路规模和整体功耗,对于射频收发通道在频率移相和波束合成有重大意义。
-
公开(公告)号:CN108155891B
公开(公告)日:2021-08-31
申请号:CN201711407046.5
申请日:2017-12-22
Applicant: 中国电子科技集团公司第五十四研究所
Abstract: 本发明提供了一种时钟产生电路,涉及集成电路领域。其包括时钟产生本体电路和校准控制单元,时钟产生本体电路包括粗调模块和细调模块;校准控制单元为编程数字电路,时钟产生本体电路产生的时钟信号与校准控制单元相连,校准控制单元输出的粗调控制字和细调控制字分别与时钟产生本体电路的粗调控制接口和细调控制接口相连。本发明采用数字校准方式,具有功耗低、校准速度快、校准精度高的特点,系统简单可靠,具有较高的实际应用价值。
-
公开(公告)号:CN107094016A
公开(公告)日:2017-08-25
申请号:CN201710247106.5
申请日:2017-04-17
Applicant: 中国电子科技集团公司第五十四研究所
Abstract: 本发明公开了一种可实现低抖动的时钟产生电路,涉及一种微电路结构,尤其涉及一种电荷泵锁相式时钟产生电路。针对时钟发生器高速度低抖动的要求,本发明提出了一种新的电路架构:在传统单锁相环架构时钟发生器电路基础上增加一级锁相环电路。第一级锁相环采用片外高Q值的VCO,采用低带宽设计,将第一级的输出作为第二级的参考频率,这样就给第二级提供了一个低抖动的时钟源;第二级VCO采用LC型振荡器,进行高频输出,因此可以获得很好的远端性能,并可以进行高带宽调整,尽量去保留第一级的性能。本发明能够使时钟产生器拥有更好的噪声性能,对提高高频时钟的品质有重大意义,节约研发的投入,具有良好的应用前景。
-
公开(公告)号:CN109391263B
公开(公告)日:2022-02-15
申请号:CN201811199594.8
申请日:2018-10-16
Applicant: 中国电子科技集团公司第五十四研究所 , 西安电子科技大学
IPC: H03L7/089
Abstract: 本发明公开了一种基于电流补偿的自校准电荷泵电路,属于集成电路领域的一种微电路结构,涉及一种用于频率综合器中实现低电流失配的电荷泵电路。本发明提对传统自校准电荷泵进行改进,并在此基础上增加了补偿电流源电路,电压信号检测电路和数字逻辑反馈控制电路。电压信号检测电路通过检测电荷泵输出结点的电压情况,并转化成几位数字码输出到数字逻辑反馈控制电路中,数字逻辑反馈控制电路根据得到的信息和当前电荷泵电流的配置情况,输出几位数字码对补偿电流源电路进行控制,进一步降低电荷泵输出电流的失配效应。本发明能够使自校准电荷泵拥有更好的杂散和噪声性能,对提高高频宽带频率综合器输出信号的品质有重大意义,可以节约研发的投入。
-
公开(公告)号:CN111277273A
公开(公告)日:2020-06-12
申请号:CN202010200917.1
申请日:2020-03-20
Applicant: 中国电子科技集团公司第五十四研究所
Abstract: 本发明公开了一种基于delta-sigma的相位调制电路,属于集成电路领域的一种微电路结构,涉及一种用于频率综合器中实现相位调整的电路。本发明提对传统的mash1-1-1架构的delta-sigma调制器进行改进,在此基础上增加了相位控制模块,能够对输出频率的相位进行编程,可以得到的相位变化。本发明能够取代混频后移相器的功能,通过调整本振频率的相位,在混频前实现相位的调整,从而大幅缩小了电路规模和整体功耗,对于射频收发通道在频率移相和波束合成有重大意义。
-
公开(公告)号:CN110266288A
公开(公告)日:2019-09-20
申请号:CN201910688716.8
申请日:2019-07-29
Applicant: 中国电子科技集团公司第五十四研究所
Abstract: 本发明提供了一种具有一阶滤波作用的电路时间常数自动校准电路,涉及集成电路技术领域。其包括时钟产生电路、电路时间常数采集电路、比较器和数字处理单元;时钟产生电路产生的三路时钟信号分别与电路时间常数采集电路相连,电路时间常数采集电路的输出与比较器相连,比较器的输出与数字处理单元相连,数字处理单元与电路时间常数采集电路相连。本发明可以实现一阶滤波和电路时间常数校准的作用,具有功耗低,占用面积小,结构简单可靠的特点。
-
公开(公告)号:CN106603045A
公开(公告)日:2017-04-26
申请号:CN201611165154.1
申请日:2016-12-16
Applicant: 中国电子科技集团公司第五十四研究所
IPC: H03K5/15
CPC classification number: H03K5/1506
Abstract: 本发明公开了一种时钟传输切换与快速暂停/重启电路,涉及集成电路领域。本发明在现有时钟信号扇出传输电路基础上增加暂停判决模块和传输控制模块,根据暂停判决模块输出的判决信号来正常输出时钟信号或者暂停输出时钟信号,增强了时钟传输过程中的可操控性,依靠对STOP信号的时序控制,可精确控制指定周期信号的传输与暂停,进而实现对传输数据的选择性接收,将无用信号置零;本发明在现有电路基础上增加差分驱动模块和时钟选择模块,时钟选择模块根据时钟选择信号选择差分协议的信号或者单端协议的时钟信号进行输出,扩大了一般时钟传输电路的应用范围,让芯片可以应用于传输各种单端/差分协议时钟信号的需求中。
-
公开(公告)号:CN110266288B
公开(公告)日:2024-08-06
申请号:CN201910688716.8
申请日:2019-07-29
Applicant: 中国电子科技集团公司第五十四研究所
Abstract: 本发明提供了一种具有一阶滤波作用的电路时间常数自动校准电路,涉及集成电路技术领域。其包括时钟产生电路、电路时间常数采集电路、比较器和数字处理单元;时钟产生电路产生的三路时钟信号分别与电路时间常数采集电路相连,电路时间常数采集电路的输出与比较器相连,比较器的输出与数字处理单元相连,数字处理单元与电路时间常数采集电路相连。本发明可以实现一阶滤波和电路时间常数校准的作用,具有功耗低,占用面积小,结构简单可靠的特点。
-
公开(公告)号:CN109391263A
公开(公告)日:2019-02-26
申请号:CN201811199594.8
申请日:2018-10-16
Applicant: 中国电子科技集团公司第五十四研究所
IPC: H03L7/089
Abstract: 本发明公开了一种基于电流补偿的自校准电荷泵电路,属于集成电路领域的一种微电路结构,涉及一种用于频率综合器中实现低电流失配的电荷泵电路。本发明提对传统自校准电荷泵进行改进,并在此基础上增加了补偿电流源电路,电压信号检测电路和数字逻辑反馈控制电路。电压信号检测电路通过检测电荷泵输出结点的电压情况,并转化成几位数字码输出到数字逻辑反馈控制电路中,数字逻辑反馈控制电路根据得到的信息和当前电荷泵电流的配置情况,输出几位数字码对补偿电流源电路进行控制,进一步降低电荷泵输出电流的失配效应。本发明能够使自校准电荷泵拥有更好的杂散和噪声性能,对提高高频宽带频率综合器输出信号的品质有重大意义,可以节约研发的投入。
-
公开(公告)号:CN108155891A
公开(公告)日:2018-06-12
申请号:CN201711407046.5
申请日:2017-12-22
Applicant: 中国电子科技集团公司第五十四研究所
Abstract: 本发明提供了一种时钟产生电路,涉及集成电路领域。其包括时钟产生本体电路和校准控制单元,时钟产生本体电路包括粗调模块和细调模块;校准控制单元为编程数字电路,时钟产生本体电路产生的时钟信号与校准控制单元相连,校准控制单元输出的粗调控制字和细调控制字分别与时钟产生本体电路的粗调控制接口和细调控制接口相连。本发明采用数字校准方式,具有功耗低、校准速度快、校准精度高的特点,系统简单可靠,具有较高的实际应用价值。
-
-
-
-
-
-
-
-
-