用于芯片内数模转换器的积分非线性数字校正方法

    公开(公告)号:CN110391814A

    公开(公告)日:2019-10-29

    申请号:CN201910688891.7

    申请日:2019-07-29

    Abstract: 本发明提供一种用于芯片内数模转换器的积分非线性数字校正方法,该方法包括:获取芯片内数模转换器的积分非线性曲线;根据积分非线性曲线的特点选择适应方式进行分段拟合得到曲线拟合算法;利用曲线拟合算法的拟合系数计算数模转换器输入数据处的积分非线性曲线误差;按照积分非线性曲线误差修正数模转换器输入数据,将校正后的所述输入数据输入到数模转换器进行输出电压控制。本发明基于分段拟合使用多项式计算得到该曲线拟合,根据曲线拟合的拟合系数计算数模转换器输入数据处的积分非线性曲线误差,按照积分非线性曲线误差修正数模转换器输入数据,从而使得数模转换器满足低积分非线性的设计要求,提升了芯片内数模转换器的线性度指标。

    用于芯片内数模转换器的积分非线性数字校正方法

    公开(公告)号:CN110391814B

    公开(公告)日:2023-03-10

    申请号:CN201910688891.7

    申请日:2019-07-29

    Abstract: 本发明提供一种用于芯片内数模转换器的积分非线性数字校正方法,该方法包括:获取芯片内数模转换器的积分非线性曲线;根据积分非线性曲线的特点选择适应方式进行分段拟合得到曲线拟合算法;利用曲线拟合算法的拟合系数计算数模转换器输入数据处的积分非线性曲线误差;按照积分非线性曲线误差修正数模转换器输入数据,将校正后的所述输入数据输入到数模转换器进行输出电压控制。本发明基于分段拟合使用多项式计算得到该曲线拟合,根据曲线拟合的拟合系数计算数模转换器输入数据处的积分非线性曲线误差,按照积分非线性曲线误差修正数模转换器输入数据,从而使得数模转换器满足低积分非线性的设计要求,提升了芯片内数模转换器的线性度指标。

    硬件加速电路、微控制芯片及系统

    公开(公告)号:CN110389746B

    公开(公告)日:2021-04-23

    申请号:CN201910688892.1

    申请日:2019-07-29

    Abstract: 本发明提供一种硬件加速电路、微控制芯片及系统,适用于降低数模转换器因校正所产生的延迟时间,该电路包括:定点整数转浮点数单元,用于将数模转换器初始输入的定点整数转换为浮点数;多个首尾依次相连的浮点乘加器,用于根据校正算法选择相应个数的浮点乘加运算单元进行计算得到数模转换器的校正浮点数;浮点数转定点整数单元,用于将数模转换器的校正浮点数转换为校正定点整数。本发明根据校正算法选择相应数目的浮点乘加器参与运算,多次采用浮点乘加器实现多项式计算根据数模转换器的初始输入浮点数得到数模转换器的校正浮点数,将该浮点数转为数模转换器的校正定点整数;利用浮点乘加器有效降低了计算延迟,从而提高了数模转换器的转换速度。

    硬件加速电路、微控制芯片及系统

    公开(公告)号:CN110389746A

    公开(公告)日:2019-10-29

    申请号:CN201910688892.1

    申请日:2019-07-29

    Abstract: 本发明提供一种硬件加速电路、微控制芯片及系统,适用于降低数模转换器因校正所产生的延迟时间,该电路包括:定点整数转浮点数单元,用于将数模转换器初始输入的定点整数转换为浮点数;多个首尾依次相连的浮点乘加器,用于根据校正算法选择相应个数的浮点乘加运算单元进行计算得到数模转换器的校正浮点数;浮点数转定点整数单元,用于将数模转换器的校正浮点数转换为校正定点整数。本发明根据校正算法选择相应数目的浮点乘加器参与运算,多次采用浮点乘加器实现多项式计算根据数模转换器的初始输入浮点数得到数模转换器的校正浮点数,将该浮点数转为数模转换器的校正定点整数;利用浮点乘加器有效降低了计算延迟,从而提高了数模转换器的转换速度。

Patent Agency Ranking