-
公开(公告)号:CN114024547B
公开(公告)日:2022-12-09
申请号:CN202111292573.2
申请日:2021-11-03
Applicant: 中国电子科技集团公司第三十八研究所
IPC: H03L7/18
Abstract: 一种线性调频连续波锁相环的数字电路系统及锁相环,属于集成电路技术领域,解决现有的锁相环中的数字电路种类繁多、设计周期长、设计效率低下的问题;本发明的技术方案根据输入的模式选择信号、扫频最大值、扫频最小值以及扫频步进,产生对应模式下的控制信号对控制信号发生单元、地址码发生单元、分频比查找单元、差分积分调制器、分频比译码单元、双模分频器进行控制,实现了连续频率可调以及固定频率输出的多功能扫频模式,适应了不同的锁相环系统的需求,锁相环中的数字电路种类少,缩短了设计的周期,提高了设计效率。
-
公开(公告)号:CN116112003A
公开(公告)日:2023-05-12
申请号:CN202310162226.0
申请日:2023-02-21
Applicant: 中国电子科技集团公司第三十八研究所
Abstract: 本发明公开一种片外可配置的调频连续波锁相环系统及控制方法,所述系统包括锁相环电路、片内数字电路、片外数字电路和三态接口电路,所述片内数字电路的输出端连接所述锁相环电路,所述片内数字电路和所述片外数字电路的输出端分别连接所述三态接口电路的第一输入端和第二输入端以分别输出片内分频比控制信号和片外分频比控制信号至所述三态接口电路,所述三态接口电路的第一输出端连接所述锁相环电路,以分别在所述三态接口电路为片内模式时通过所述第一输出端将所述片内分频比控制信号发送至所述锁相环电路,在片外模式时通过第一输出端将所述片外分频比控制信号发送至所述锁相环电路并设置所述第二输出端为高阻态。
-
公开(公告)号:CN114039596B
公开(公告)日:2024-10-29
申请号:CN202111247847.6
申请日:2021-10-26
Applicant: 中国电子科技集团公司第三十八研究所
Abstract: 本发明公开了一种基于正负交替扫频机制的扫频锁相环系统,属于锁相环技术领域,包括数控切换模块、鉴频鉴相器、电荷泵、环路滤波器、振荡器与分频器,所述数控切换模块第一输入端为所述锁相环的输入端,所述数控切换模块第二输入端与所述分频器的输出端连接,所述数控切换模块输出端与所述鉴频鉴相器的输入端连接,所述鉴频鉴相器的输出端与电荷泵的输入端连接,所述电荷泵的输出端与环路滤波器连接。本发明通过数字信号Control切换正负交替扫频的方式,以较低的KVCO值实现较宽的扫频范围,在低电源电压的先进CMOS工艺解决宽扫频范围问题,值得被推广使用。
-
公开(公告)号:CN114039596A
公开(公告)日:2022-02-11
申请号:CN202111247847.6
申请日:2021-10-26
Applicant: 中国电子科技集团公司第三十八研究所
Abstract: 本发明公开了一种基于正负交替扫频机制的扫频锁相环系统,属于锁相环技术领域,包括数控切换模块、鉴频鉴相器、电荷泵、环路滤波器、振荡器与分频器,所述数控切换模块第一输入端为所述锁相环的输入端,所述数控切换模块第二输入端与所述分频器的输出端连接,所述数控切换模块输出端与所述鉴频鉴相器的输入端连接,所述鉴频鉴相器的输出端与电荷泵的输入端连接,所述电荷泵的输出端与环路滤波器连接。本发明通过数字信号Control切换正负交替扫频的方式,以较低的KVCO值实现较宽的扫频范围,在低电源电压的先进CMOS工艺解决宽扫频范围问题,值得被推广使用。
-
公开(公告)号:CN114024547A
公开(公告)日:2022-02-08
申请号:CN202111292573.2
申请日:2021-11-03
Applicant: 中国电子科技集团公司第三十八研究所
IPC: H03L7/18
Abstract: 一种线性调频连续波锁相环的数字电路系统及锁相环,属于集成电路技术领域,解决现有的锁相环中的数字电路种类繁多、设计周期长、设计效率低下的问题;本发明的技术方案根据输入的模式选择信号、扫频最大值、扫频最小值以及扫频步进,产生对应模式下的控制信号对控制信号发生单元、地址码发生单元、分频比查找单元、差分积分调制器、分频比译码单元、双模分频器进行控制,实现了连续频率可调以及固定频率输出的多功能扫频模式,适应了不同的锁相环系统的需求,锁相环中的数字电路种类少,缩短了设计的周期,提高了设计效率。
-
公开(公告)号:CN216252666U
公开(公告)日:2022-04-08
申请号:CN202122601145.5
申请日:2021-10-26
Applicant: 中国电子科技集团公司第三十八研究所
Abstract: 本实用新型公开了一种正负交替扫频振荡器及具有该振荡器的锁相环系统,包括正KVCO调频模块、负KVCO调频模块、集成电感模块、切换电容模块、数控电容阵列模块、交叉耦合管模块、控制模块;所述正KVCO调频模块为正斜率频率控制模块,使振荡器输出频率随控制电压的增加而增加。本实用新型通过数字信号Control切换正负交替扫频的方式,以较低的KVCO值实现较宽的扫频范围,在低电源电压的先进CMOS工艺解决宽扫频范围问题,值得被推广使用。
-
公开(公告)号:CN217739897U
公开(公告)日:2022-11-04
申请号:CN202221384087.3
申请日:2022-06-02
Applicant: 中国电子科技集团公司第三十八研究所
Abstract: 本实用新型实施例提供一种用于低电压差分信号的高速串行接口驱动器,属于高速串行接口驱动器的电路设计技术领域。所述高速串行接口驱动器包括:单端转差分电路的一端用于输入单端CMOS信号;低电压域预驱动电路的第一端与单端转差分电路的另一端连接;高电压域主驱动电路的第一端与低电压域预驱动电路的第二端连接,高电压域主驱动电路的第二端用于输出差分LVDS信号;共模反馈电路的一端与低电压域预驱动电路的第三端连接;偏置和使能输入电路的第一端用于输入使能信号,偏置和使能输入电路的第二端与低电压域预驱动电路的第四端连接,偏置和使能输入电路的第三端与共模反馈电路的另一端连接。
-
公开(公告)号:CN216216839U
公开(公告)日:2022-04-05
申请号:CN202122677865.X
申请日:2021-11-03
Applicant: 中国电子科技集团公司第三十八研究所
IPC: H03L7/18
Abstract: 一种线性调频连续波锁相环的数字电路系统及锁相环,属于集成电路技术领域,解决现有的锁相环中的数字电路种类繁多、设计周期长、设计效率低下的问题;本实用新型的技术方案根据输入的模式选择信号、扫频最大值、扫频最小值以及扫频步进,产生对应模式下的控制信号对控制信号发生单元、地址码发生单元、分频比查找单元、差分积分调制器、分频比译码单元、双模分频器进行控制,实现了连续频率可调以及固定频率输出的多功能扫频模式,适应了不同的锁相环系统的需求,锁相环中的数字电路种类少,缩短了设计的周期,提高了设计效率。
-
-
-
-
-
-
-