-
公开(公告)号:CN108153709A
公开(公告)日:2018-06-12
申请号:CN201711318469.X
申请日:2017-12-12
Applicant: 中国人民解放军战略支援部队信息工程大学 , 天津市滨海新区信息技术创新中心
Abstract: 本发明属于任意点数FFT计算的可重构实现技术领域,尤其涉及一种任意点数FFT的可重构计算结构的调度方法,其采用的任意点数FFT的可重构计算结构由处理单元、接口控制器及调度模块、存储模块构成,包括:将处理单元互连,并与接口控制器构成一个可重构处理阵列;调度模块设计调度机制,生成配置信息并下发至可重构处理阵列;构建满足当前点数FFT计算的计算结构;基于构建的计算结构,根据调度机制为处理单元分发计算数据,进行FFT计算;将FFT计算的结果通过接口控制器返回至存储模块。本发明以固定处理单元可重构的方式,实现任意点数FFT计算,提高FFT计算的灵活性。
-
公开(公告)号:CN113064854B
公开(公告)日:2022-07-19
申请号:CN202110406206.4
申请日:2021-04-15
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06F15/78
Abstract: 本申请提供一种硬件计算重构方法、装置、计算机设备及存储介质,通过接收重构计算配置信息,重构计算配置信息包括预先设置的抽象公式的参数项中每个配置项的配置信息;抽象公式为对运算算式进行归类分析,抽象底层运算公式的运算规律生成;根据配置项的配置信息确定配置项的配置结果;依赖于所确定的各个配置结果对抽象公式进行计算得到抽象公式的目标计算结果。本申请基于对抽象公式的参数项中配置项的配置信息的配置即可实现对计算方法的重构,相对于现有技术而言降低了重构耗时及风险、提高了应用范围及硬件重用度。
-
公开(公告)号:CN113064854A
公开(公告)日:2021-07-02
申请号:CN202110406206.4
申请日:2021-04-15
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06F15/78
Abstract: 本申请提供一种硬件计算重构方法、装置、计算机设备及存储介质,通过接收重构计算配置信息,重构计算配置信息包括预先设置的抽象公式的参数项中每个配置项的配置信息;抽象公式为对运算算式进行归类分析,抽象底层运算公式的运算规律生成;根据配置项的配置信息确定配置项的配置结果;依赖于所确定的各个配置结果对抽象公式进行计算得到抽象公式的目标计算结果。本申请基于对抽象公式的参数项中配置项的配置信息的配置即可实现对计算方法的重构,相对于现有技术而言降低了重构耗时及风险、提高了应用范围及硬件重用度。
-
公开(公告)号:CN110765411A
公开(公告)日:2020-02-07
申请号:CN201910837270.0
申请日:2019-09-05
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本发明提供了一种卷积神经网络中卷积运算数据复用装置,包括4个RAM、一个数据整形复用器、以及一组乘累加计算单元,其中,第一RAM和第二RAM为真双端口ram,用于存放输入的待计算图像,第三ram用于存储卷积核,第四ram于存储乘累加后的结果;数据整形复用器包括一组D触发器搭建的时序电路,实现了对数据的复用;乘累加计算单元包括乘累加单元,多组乘累加单元组合在一起并行计算,构成一个乘累加计算单元。本发明通过构建一个数据整形复用器,实现了前后两个时钟周期数据的复用,使得每个时钟周期只读取部分数据到数据整形复用器中,通过在数据整形复用器中适当的移位操作就可以组合成下一排计算所需要的全部数据。
-
公开(公告)号:CN107368459B
公开(公告)日:2021-01-22
申请号:CN201710489338.1
申请日:2017-06-24
Applicant: 中国人民解放军信息工程大学 , 天津市滨海新区信息技术创新中心
IPC: G06F17/16
Abstract: 本发明属于矩阵计算技术领域,尤其涉及基于任意维数矩阵乘法的可重构计算结构的调度方法,其采用的任意维数矩阵乘法的可重构计算结构由处理单元、接口控制器及调度模块、存储模块构成,包括:将处理单元互连,并与接口控制器构成一个可重构处理阵列;调度模块设计调度机制,生成配置信息并下发至可重构处理阵列;构建满足当前维数矩阵乘法的计算结构;基于构建的计算结构,根据调度机制为处理单元分发计算数据,进行矩阵乘法计算;将矩阵乘法计算的结果通过接口控制器返回至存储模块。本发明以固定处理单元可重构的方式,实现任意维数矩阵乘法计算,提高矩阵乘法计算的灵活性。
-
公开(公告)号:CN107368459A
公开(公告)日:2017-11-21
申请号:CN201710489338.1
申请日:2017-06-24
Applicant: 中国人民解放军信息工程大学 , 天津市滨海新区信息技术创新中心
IPC: G06F17/16
Abstract: 本发明属于矩阵计算技术领域,尤其涉及基于任意维数矩阵乘法的可重构计算结构的调度方法,其采用的任意维数矩阵乘法的可重构计算结构由处理单元、接口控制器及调度模块、存储模块构成,包括:将处理单元互连,并与接口控制器构成一个可重构处理阵列;调度模块设计调度机制,生成配置信息并下发至可重构处理阵列;构建满足当前维数矩阵乘法的计算结构;基于构建的计算结构,根据调度机制为处理单元分发计算数据,进行矩阵乘法计算;将矩阵乘法计算的结果通过接口控制器返回至存储模块。本发明以固定处理单元可重构的方式,实现任意维数矩阵乘法计算,提高矩阵乘法计算的灵活性。
-
公开(公告)号:CN108062289B
公开(公告)日:2021-09-03
申请号:CN201810075622.9
申请日:2018-01-25
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Inventor: 王元磊 , 张兴明 , 宋克 , 刘勤让 , 沈剑良 , 吕平 , 朱珂 , 刘冬培 , 王盼 , 高彦钊 , 谭力波 , 陶常勇 , 杨堃 , 王封 , 张帆 , 张新顺 , 汪欣
IPC: G06F17/14
Abstract: 本发明提供了一种快速傅里叶变换FFT地址换序方法、信号处理方法及装置,快速傅里叶变换FFT地址换序方法包括:根据采样点个数以及预设基数确定总级数M;按顺序将采样点存储到M级存储器中的第一级存储器的存储空间中;根据采样点个数确定基础二进制数组;在每两个相邻级存储器之间进行地址换序,当当前级数m为正整数且m小于M时,在基础二进制数组中的每一个二进制数的从最高位开始的第m位前面插入数字0,得到第一地址数组,在基础二进制数组中的每一个二进制数的从最高位开始的第m位前面插入数字1,得到第二地址数组,缓解现有技术中存在的由于数据地址变换速度低导致的运算时间长,效率低的问题,达到减少运算时间、提高运算效率的效果。
-
公开(公告)号:CN111669672A
公开(公告)日:2020-09-15
申请号:CN202010340682.6
申请日:2020-04-26
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本发明提供了一种光纤通道协议的速率自适应算法,可以分为4个阶段:等待信号阶段:循环改变发送速率以允许邻接节点接收同步;循环改变接收速率以收取邻接节点的信号;在物理层连接建立后发送端尝试着以最大速率工作。主协商阶段:发送端从最大速率开始逐步降低工作速率;在每一级速率逗留一段时间以使得邻接节点同步跟随;若同步测试通过且满足条件进入从协商阶段:发送速率设置为接收速率。测试接收同步的稳定性以确保协商成功,或者跟随协商主角的发送速率。若因同步不稳定或信号丢失,则回到等待信号阶段。若通过同步稳定性测试,则进入正常工作阶段。本发明在实际应用中随着外界FC的频点的改变能实时改变自身频点,同步时间不超过2s。
-
公开(公告)号:CN108090029A
公开(公告)日:2018-05-29
申请号:CN201810009266.0
申请日:2018-01-04
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Inventor: 王元磊 , 张兴明 , 宋克 , 刘勤让 , 沈剑良 , 吕平 , 朱珂 , 刘冬培 , 王盼 , 高彦钊 , 谭力波 , 陶常勇 , 杨堃 , 王封 , 张帆 , 张新顺 , 汪欣
Abstract: 本发明公开了一种矩阵求逆中的算粒调度装置及方法,涉及数据计算技术领域,包括:运算分配调度模块、乘法算粒、累加乘算粒和乘法结果判决模块;运算分配模块接收到待处理算式时,确定空闲状态的累加乘算粒及算粒标识,根据算粒标识为待处理算式生成算式附加信息,将待处理算式中的多个乘法运算分别分配至至少两个乘法算粒中,得到多个乘法值;乘法结果判决模块根据算式附加信息将多个乘法值及待处理算式的常数项输送至算粒标识对应的累加乘算粒中,得到计算结果。本发明提供的一种矩阵求逆中的算粒调度装置及方法,对矩阵求逆构成中的运算算式进行算粒拆分、算粒高效调度和适度并行化处理,实现对可重构矩阵求逆运算,进而实现FPGA硬件的加速处理。
-
公开(公告)号:CN108595369B
公开(公告)日:2020-08-25
申请号:CN201810399675.6
申请日:2018-04-28
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Inventor: 王元磊 , 刘勤让 , 宋克 , 沈剑良 , 吕平 , 杨镇西 , 陶常勇 , 王封 , 朱珂 , 汪欣 , 李沛杰 , 黄雅静 , 刘长江 , 杨堃 , 付豪 , 张楠 , 陈艇 , 何丽丽
Abstract: 本发明提供了一种算式并行计算装置及方法,所述装置中的主处理器通过多条AXI总线与协处理器连接;主处理器用于确定待处理算式中的运算数据及算式附加信息,运算数据包括:相乘子算式、待与乘积结果进行求和运算的第三数据和待与求和结果进行乘法运算的尾数数据,相乘子算式包括第一数据和第二数据,将运算数据及算式附加信息通过多条AXI总线并行发送给协处理器;协处理器用于对从多条AXI总线接收的第一数据和第二数据分别同时进行乘法运算,基于算式附加信息对同一个待处理算式所对应的乘积结果、第三数据和尾数数据进行计算,得到计算结果,达到实现多路运算数据的并行处理,实现多任务分时并行处理,提高并行计算的效率的技术效果。
-
-
-
-
-
-
-
-
-