-
公开(公告)号:CN112436825A
公开(公告)日:2021-03-02
申请号:CN202011099978.X
申请日:2020-10-15
Applicant: 中北大学
IPC: H03K5/135 , H03K5/00 , G05B19/042
Abstract: 本发明属于高精度延时技术领域,具体涉及一种基于FPGA与延时芯片的高精度延时系统及方法,包括外触发输入模块、FPGA模块、低抖动时钟模块、细延时产生模块、超窄脉宽信号产生模块,所述外触发输入模块与FPGA模块的I/O端口连接,所述FPGA模块连接有低抖动时钟模块,所述低抖动时钟模块U3为FPGA模块提供低抖动时钟信号,所述FPGA模块连接有细延时产生模块,所述细延时产生模块连接在超窄脉宽信号产生模块上。本发明通过FPGA模块计数实现粗延时,延时范围大;本发明的细延时产生模块通过专用延时芯片可以实现细延时,延时分辨率高,可以达到5ps~5.115ns的延时范围;本发明采用低抖动时钟模块产生低抖动时钟信号,为FPGA提高低抖动高质量的参考时钟信号。本发明用于信号的延时。